首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于FPGA的宽带数字下变频技术研究

摘要第4-6页
abstract第6-7页
第一章 绪论第11-16页
    1.1 研究工作的背景与意义第11-12页
    1.2 国内外研究历史与现状第12-14页
        1.2.1 DDC研究现状第12-13页
        1.2.2 数控振荡器研究现状第13-14页
        1.2.3 FIR滤波器实现研究现状第14页
    1.3 主要贡献与创新第14-15页
    1.4 论文的结构安排第15-16页
第二章 宽带数字下变频基本原理第16-35页
    2.1 信号采样理论第16-18页
    2.2 信号正交解调原理第18-21页
    2.3 信号的抽取第21-29页
        2.3.1 信号抽取的基本原理第21-23页
        2.3.2 关于抽取的三个重要恒等式第23-24页
        2.3.3 抽取滤波器第24-29页
    2.4 宽带数字下变频系统介绍第29-30页
    2.5 常用宽带数字下变频算法第30-34页
        2.5.1 两倍抽取第30-31页
        2.5.2 最小公倍混频器后置结构第31-33页
        2.5.3 可重构下变频结构第33-34页
    2.6 本章小结第34-35页
第三章 应用于宽带数字下变频的数控振荡器设计第35-56页
    3.1 数控振荡器概述第35页
    3.2 传统数字本振信号产生方法第35-44页
        3.2.1 直接频率合成基本原理第35-37页
        3.2.2 基于LUT的NCO设计第37-38页
        3.2.3 基于传统CORDIC算法的NCO设计第38-44页
    3.3 基于改进型CORDIC算法的NCO设计第44-51页
        3.3.1 象限折叠原理第44-46页
        3.3.2 基于改进型CORDIC算法的NCO硬件实现第46-51页
    3.4 多路并行化NCO设计第51-54页
        3.4.1 多路并行原理第51-53页
        3.4.2 多路并行NCO的硬件实现第53-54页
    3.5 NCO性能分析第54-55页
    3.6 本章小结第55-56页
第四章 基于FPGA的宽带数字下变频系统设计第56-68页
    4.1 Xilinx7系列FPGA基本结构第56-58页
    4.2 雷达信号参数要求第58页
    4.3 基于IPCore的DDC设计方案第58-59页
    4.4 本文的DDC设计方案第59-62页
        4.4.1 第一级FIR滤波器设计第60-61页
        4.4.2 第二级FIR滤波器设计第61-62页
    4.5 混频模块的实现第62页
    4.6 低通滤波模块实现第62-67页
        4.6.1 第一级FIR滤波器实现第62-67页
        4.6.2 第二级FIR滤波器实现第67页
    4.7 本章小结第67-68页
第五章 系统仿真与验证第68-75页
    5.1 实验平台第68页
    5.2 改进型CORDIC算法仿真结果第68-69页
    5.3 宽带数字下变频系统实验仿真第69-72页
        5.3.1 系统参数第69页
        5.3.2 系统输入第69-70页
        5.3.3 混频结果分析第70-71页
        5.3.4 第一级滤波输出第71页
        5.3.5 第二级滤波输出第71-72页
    5.4 基于IPCore的实现方式仿真第72-73页
    5.5 性能参数分析第73-74页
    5.6 本章小结第74-75页
第六章 总结与展望第75-77页
    6.1 论文总结第75页
    6.2 后续工作第75-77页
致谢第77-78页
参考文献第78-82页
攻读硕士学位期间取得的成果第82页

论文共82页,点击 下载论文
上一篇:具有大电流关断能力的3300V IGBT的设计
下一篇:CMOS射频集成电路中的关键电源技术研究