H.264/AVC运动补偿算法VLSI设计
| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 第1章 绪论 | 第10-15页 |
| 1.1 课题的研究背景和意义 | 第10-12页 |
| 1.2 国内外研究现状 | 第12-13页 |
| 1.3 本文主要研究内容 | 第13-15页 |
| 第2章 编解码原理及 H.264 标准 | 第15-26页 |
| 2.1 视频格式和质量 | 第15-19页 |
| 2.1.1 色彩空间 | 第15-16页 |
| 2.1.2 彩色采样格式 | 第16-17页 |
| 2.1.3 视频格式 | 第17-18页 |
| 2.1.4 视频质量 | 第18-19页 |
| 2.2 H.264 编解码系统 | 第19-23页 |
| 2.2.1 编解码系统原理 | 第19-21页 |
| 2.2.2 H.264 编码器原理 | 第21-22页 |
| 2.2.3 H.264 解码器原理 | 第22-23页 |
| 2.3 H.264 编码标准的档次和层级 | 第23-24页 |
| 2.3.1 档次 | 第23-24页 |
| 2.3.2 层级 | 第24页 |
| 2.4 本章小结 | 第24-26页 |
| 第3章 帧间预测原理 | 第26-36页 |
| 3.1 参考图像 | 第26-27页 |
| 3.2 宏块分割 | 第27-28页 |
| 3.3 运动矢量预测 | 第28-29页 |
| 3.4 运动补偿预测 | 第29-31页 |
| 3.4.1 单一参考 | 第29-30页 |
| 3.4.2 双向预测 | 第30页 |
| 3.4.3 加权预测 | 第30-31页 |
| 3.4.4 帧/场预测 | 第31页 |
| 3.5 像素插值 | 第31-33页 |
| 3.5.1 亮度分量亚像素点的插值过程 | 第31-32页 |
| 3.5.2 色度分量亚像素点的插值过程 | 第32-33页 |
| 3.6 预测结构 | 第33-35页 |
| 3.6.1 低延迟结构 | 第33页 |
| 3.6.2 经典片组结构 | 第33-34页 |
| 3.6.3 分层预测结构 | 第34-35页 |
| 3.7 本章小结 | 第35-36页 |
| 第4章 亮度运动补偿电路设计 | 第36-50页 |
| 4.1 亮度运动补偿结构设计 | 第36-40页 |
| 4.2 插值控制单元 | 第40-43页 |
| 4.3 参考像素存储单元 | 第43-44页 |
| 4.4 1/2 插值运算电路 | 第44页 |
| 4.5 J 插值参考像素存储及运算单元 | 第44-45页 |
| 4.6 亮度后处理单元 | 第45-47页 |
| 4.7 转置及存储单元 | 第47页 |
| 4.8 1/4 像素均值单元 | 第47-48页 |
| 4.9 输出单元 | 第48-49页 |
| 4.10 本章小结 | 第49-50页 |
| 第5章 色度运动补偿电路设计 | 第50-55页 |
| 5.1 色度插值算法优化 | 第50-51页 |
| 5.2 插值控制单元 | 第51-53页 |
| 5.3 色度插值运算单元 | 第53-54页 |
| 5.3.1 色度插值单元 | 第53-54页 |
| 5.3.2 色度插值后处理单元 | 第54页 |
| 5.4 存储单元 | 第54页 |
| 5.5 本章小结 | 第54-55页 |
| 第6章 运动补偿电路的验证与综合及性能分析 | 第55-60页 |
| 6.1 运动补偿电路的验证 | 第55-58页 |
| 6.1.1 模块验证 | 第55-57页 |
| 6.1.2 整体验证 | 第57-58页 |
| 6.2 运动补偿电路的逻辑综合 | 第58-59页 |
| 6.3 运动补偿电路的性能分析 | 第59页 |
| 6.4 本章小结 | 第59-60页 |
| 结论 | 第60-61页 |
| 参考文献 | 第61-65页 |
| 攻读硕士学位期间发表的论文及其它成果 | 第65-67页 |
| 致谢 | 第67页 |