摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第9-17页 |
1.1 课题背景及研究的目的和意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-16页 |
1.2.1 存储介质的发展现状 | 第10-12页 |
1.2.2 NAND Flash发展现状 | 第12-13页 |
1.2.3 固态盘研究现状 | 第13-14页 |
1.2.4 闪存转换层算法研究现状 | 第14-16页 |
1.3 本文的主要研究内容 | 第16-17页 |
第2章 闪存转换层算法研究及总体方案设计 | 第17-32页 |
2.1 NAND Flash基本工作原理 | 第17-20页 |
2.1.1 NAND Flash芯片结构 | 第17-18页 |
2.1.2 NAND Flash的基本操作 | 第18-20页 |
2.2 总体方案设计 | 第20-21页 |
2.3 闪存转换层地址映射算法 | 第21-27页 |
2.3.1 页地址映射 | 第22-23页 |
2.3.2 块地址映射 | 第23-24页 |
2.3.3 混合地址映射 | 第24页 |
2.3.4 FAST算法和DFTL算法 | 第24-27页 |
2.4 闪存转换层垃圾回收算法 | 第27-30页 |
2.5 闪存转换层损耗均衡算法 | 第30-31页 |
2.6 本章小结 | 第31-32页 |
第3章 基于页组映射的闪存转换层优化算法设计 | 第32-48页 |
3.1 优化算法设计思路 | 第32页 |
3.2 优化算法设计方案 | 第32-33页 |
3.3 地址映射算法设计 | 第33-41页 |
3.3.1 通道之间的并行操作 | 第33-34页 |
3.3.2 逻辑地址空间划分 | 第34-38页 |
3.3.3 优化算法的读写操作 | 第38-41页 |
3.4 垃圾回收算法设计 | 第41-43页 |
3.5 损耗均衡算法设计 | 第43-45页 |
3.6 优化算法整体流程 | 第45-47页 |
3.7 本章小结 | 第47-48页 |
第4章 基于页组映射的闪存转换层优化算法软件设计与仿真 | 第48-66页 |
4.1 优化算法的软件设计 | 第48-53页 |
4.1.1 地址映射表软件设计 | 第48-49页 |
4.1.2 地址映射算法软件设计 | 第49-51页 |
4.1.3 垃圾回收和损耗均衡算法软件设计 | 第51-53页 |
4.2 仿真平台搭建 | 第53-57页 |
4.2.1 仿真参数设置 | 第55-56页 |
4.2.2 仿真负载文件获取 | 第56-57页 |
4.3 优化算法的仿真与分析 | 第57-65页 |
4.3.1 SRAM缓存区命中率 | 第57-58页 |
4.3.2 平均系统响应时间 | 第58-59页 |
4.3.3 系统响应时间分布 | 第59-61页 |
4.3.4 块擦除次数 | 第61-63页 |
4.3.5 垃圾回收的读写操作 | 第63-64页 |
4.3.6 读写操作性能 | 第64-65页 |
4.4 本章小结 | 第65-66页 |
第5章 基于页组映射的闪存转换层优化算法硬件平台验证 | 第66-74页 |
5.1 固态盘系统硬件平台搭建 | 第66-69页 |
5.1.1 固态盘系统硬件架构 | 第66-68页 |
5.1.2 固态盘系统通道架构 | 第68-69页 |
5.2 读写性能测试 | 第69-73页 |
5.2.1 连续读写性能测试 | 第70-72页 |
5.2.2 随机读写性能测试 | 第72-73页 |
5.3 本章小结 | 第73-74页 |
结论 | 第74-75页 |
参考文献 | 第75-79页 |
攻读硕士学位期间发表的论文及其他研究成果 | 第79-81页 |
致谢 | 第81页 |