数据包缓存管理单元的ASIC设计与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
英文缩略词注解 | 第8-9页 |
1 绪论 | 第9-14页 |
·课题背景 | 第9-10页 |
·光纤网报文监控系统的硬件架构 | 第10-11页 |
·缓存管理的概念及关键点 | 第11-12页 |
·本文的研究内容及章节安排 | 第12-14页 |
2 背景技术 | 第14-20页 |
·存储器特性 | 第14-16页 |
·传统的数据包缓存管理技术 | 第16-19页 |
·本章小结 | 第19-20页 |
3 可随机读写缓存管理单元的整体设计 | 第20-25页 |
·可随机读写缓存管理的设计思想 | 第20-21页 |
·可随机读写缓存管理的实现关键 | 第21-22页 |
·可随机读写缓存管理单元的模块架构 | 第22-24页 |
·本章小结 | 第24-25页 |
4 可随机读写缓存管理单元的模块设计 | 第25-44页 |
·数据包接收缓存模块的设计 | 第25-29页 |
·申请单元控制模块的设计 | 第29-30页 |
·释放单元控制模块的设计 | 第30-31页 |
·单元超时控制模块的设计 | 第31-33页 |
·通用存储类型单元链表接口模块的设计 | 第33-38页 |
·数据包存储接口模块的设计 | 第38-40页 |
·数据包重组模块 | 第40页 |
·TPL3 接口模块 | 第40-42页 |
·本章小结 | 第42-44页 |
5 仿真和测试 | 第44-50页 |
·测试平台的搭建 | 第44-46页 |
·模块级测试 | 第46-47页 |
·芯片级测试 | 第47-48页 |
·系统级测试 | 第48页 |
·前仿真和后仿真 | 第48-49页 |
·本章小结 | 第49-50页 |
6 总结与展望 | 第50-52页 |
·全文总结 | 第50页 |
·发展展望 | 第50-52页 |
致谢 | 第52-53页 |
参考文献 | 第53-56页 |
附录1 攻读硕士期间发表的论文 | 第56页 |