摘要 | 第1-4页 |
Abstract | 第4-6页 |
第一章 绪论 | 第6-12页 |
§1.1 TETRA系统的发展历史与特点 | 第6-8页 |
§1.2 差错控制编码的作用 | 第8-9页 |
§1.3 控制编码的分类与概述 | 第9页 |
§1.4 本论文的主要工作 | 第9-12页 |
第二章 TETRA系统中的信道编码的分析与实现 | 第12-36页 |
§2.1 TETRA基带处理中DSP的主要任务 | 第13-15页 |
§2.1.1 信道编码的理论基础 | 第14-15页 |
§2.2 循环冗余校验码(CRC码) | 第15-17页 |
§2.3 RCPC语音信道编解码 | 第17-25页 |
§2.3.1 卷积编码原理 | 第17-19页 |
§2.3.2 维特比译码原理 | 第19-24页 |
§2.3.3 增信删除码原理 | 第24-25页 |
§2.4 交织码与扰频码 | 第25-28页 |
§2.4.1 交织 | 第25-27页 |
§2.4.2 扰频码 | 第27-28页 |
§2.5 实验结果与分析 | 第28-33页 |
§2.6 截短的Reed-Muller(30,14)码的编码与译码 | 第33-36页 |
第三章 系统实现 | 第36-46页 |
§3.1 系统硬件实现 | 第36-41页 |
§3.1.1 系统的主要器件描述 | 第36-39页 |
§3.1.2 DSP同CMX980A的接口设计 | 第39-41页 |
§3.1.3 DSP同AD50的硬件接口 | 第41页 |
§3.2 系统软件实现 | 第41-46页 |
第四章 结束语 | 第46-48页 |
致谢 | 第48-50页 |
参考文献 | 第50-54页 |
攻读硕士期间发表的论文 | 第54-55页 |