超宽带射频芯片中的频率综合器设计
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-13页 |
·课题背景 | 第9-10页 |
·超宽带无线射频前端中的频率综合器 | 第10-11页 |
·论文的主要工作 | 第11-12页 |
·论文的组织结构 | 第12页 |
·本章小结 | 第12-13页 |
第二章 频率综合器的体系结构 | 第13-25页 |
·频率综合器结构和工作原理 | 第13-20页 |
·鉴频鉴相器和电荷泵 | 第13-16页 |
·环路滤波器 | 第16-18页 |
·压控振荡器 | 第18-19页 |
·分频器 | 第19-20页 |
·频率综合器的系统指标 | 第20-23页 |
·锁定频率范围 | 第20页 |
·频率分辨率 | 第20页 |
·相位噪声 | 第20-21页 |
·频谱杂散 | 第21-22页 |
·锁定建立时间 | 第22-23页 |
·本章小结 | 第23-25页 |
第三章 频率综合器的系统级设计 | 第25-41页 |
·超宽带系统中的频率综合器结构 | 第25-26页 |
·频率综合器系统级建模 | 第26-30页 |
·线性相位域建模 | 第26-29页 |
·基于线性相位域模型的相位噪声建模 | 第29-30页 |
·频率综合器系统级环路参数的设计和优化 | 第30-34页 |
·频率综合器系统级环路参数设计 | 第30-33页 |
·频率综合器系统级环路参数的优化 | 第33-34页 |
·频率综合器系统级仿真 | 第34-36页 |
·系统级仿真的必要性 | 第34页 |
·稳定性仿真 | 第34-35页 |
·瞬态响应仿真 | 第35页 |
·相位噪声性能仿真 | 第35-36页 |
·超宽带频率综合器的环路参数设计和仿真 | 第36-39页 |
·环路参数的设计 | 第36-38页 |
·系统级仿真验证 | 第38-39页 |
·本章小结 | 第39-41页 |
第四章 小数分频器的设计和实现 | 第41-65页 |
·小数频率综合器的应用 | 第41页 |
·小数分频原理 | 第41-50页 |
·小数频率合成原理 | 第42-44页 |
·小数分频器的结构和工作原理 | 第44-45页 |
·∑-△调制技术 | 第45-50页 |
·双模预分频器的设计和实现 | 第50-61页 |
·工作原理和结构选择 | 第50-52页 |
·注入锁定分频器的频域建模和性能优化 | 第52-55页 |
·芯片验证 | 第55-61页 |
·可编程吞脉冲计数器的设计和实现 | 第61-64页 |
·调制器的设计和实现 | 第64页 |
·本章小结 | 第64-65页 |
第五章 超宽带正交小数频率综合器的电路设计和实现 | 第65-77页 |
·鉴频鉴相器和电荷泵 | 第65-67页 |
·正交压控振荡器 | 第67-71页 |
·小数分频器 | 第71-72页 |
·模8 分频器及其它电路 | 第72页 |
·版图和测试 | 第72-76页 |
·锁定频率范围测试 | 第73-74页 |
·输出频率分辨率测试 | 第74页 |
·相位噪声和频谱杂散测试 | 第74-76页 |
·本章小结 | 第76-77页 |
第六章 结束语 | 第77-78页 |
参考文献 | 第78-81页 |
致谢 | 第81-82页 |
在读期间发表的学术论文 | 第82页 |