首页--工业技术论文--无线电电子学、电信技术论文--通信论文--电声技术和语音信号处理论文--语音信号处理论文

基于FPGA的ADPCM语音编解码的研究与实现

摘要第5-6页
ABSTRACT第6页
第一章 引言第9-11页
    1.1 课题背景第9-10页
    1.2 课题研究内容及意义第10页
    1.3 论文结构第10-11页
第二章 FPGA 开发简介第11-15页
    2.1 可编程器件的发展历史第11-12页
    2.2 FPGA 工作原理及简介第12页
    2.3 FPGA 的开发流程第12-15页
第三章 ADPCM 算法第15-25页
    3.1 模拟信号的抽样第15-17页
        3.1.1 抽样定理第15-16页
        3.1.2 脉冲振幅调制第16-17页
    3.2 模拟信号的量化第17-19页
        3.2.1 均匀量化第18页
        3.2.2 非均匀量化第18-19页
    3.3 脉冲编码调制(PCM)第19-21页
        3.3.1 脉冲编码调制的基本原理第19-20页
        3.3.2 脉冲编码调制的特性第20-21页
    3.4 自适应脉冲编码调制第21-25页
第四章 硬件平台的设计第25-38页
    4.1 系统硬件结构框架第25-26页
    4.2 FPGA 主芯片 XC3S1000 及其配置第26-29页
        4.2.1 XC3S1000 芯片的特点第26页
        4.2.2 XC3S1000 的基本结构第26-28页
        4.2.3 XC3S1000 的配置电路第28-29页
    4.3 RS-232 接口电路设计第29-30页
    4.4 音频播放电路设计第30-34页
        4.4.1 LM324 芯片第30-32页
        4.4.2 AD7541 芯片及音频电路第32-34页
    4.5 系统的复位电路设计第34-35页
    4.6 系统供电电路设计第35-38页
        4.6.1 5V 转 2.5V 电路第35-36页
        4.6.2 5V 转 3.3V、1.2V 电路第36-38页
第五章 ADPCM 算法的软件实现第38-52页
    5.1 硬件描述语言第38页
    5.2 FPGA 系统总体结构设计第38-40页
    5.3 DCM 时钟模块第40-41页
    5.4 UART 串口通信模块第41-45页
        5.4.1 UART 发送器第42-44页
        5.4.2 UART 接收器第44-45页
    5.5 FIFO 缓存模块第45-46页
    5.6 编码器和解码器模块第46-50页
        5.6.1 查找表第46-47页
        5.6.2 编码器第47-48页
        5.6.3 解码器第48-50页
    5.7 工作模式选择模块第50-51页
    5.8 小结第51-52页
第六章 总结与展望第52-53页
    6.1 课题总结第52页
    6.2 课题展望第52-53页
参考文献第53-55页
致谢第55-56页

论文共56页,点击 下载论文
上一篇:基于WSN环境的多移动机器人协作平台的构建
下一篇:应用于全数字锁相环的杂散抑制及锁定辅助电路的研究与设计