摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 引言 | 第9-11页 |
1.1 课题背景 | 第9-10页 |
1.2 课题研究内容及意义 | 第10页 |
1.3 论文结构 | 第10-11页 |
第二章 FPGA 开发简介 | 第11-15页 |
2.1 可编程器件的发展历史 | 第11-12页 |
2.2 FPGA 工作原理及简介 | 第12页 |
2.3 FPGA 的开发流程 | 第12-15页 |
第三章 ADPCM 算法 | 第15-25页 |
3.1 模拟信号的抽样 | 第15-17页 |
3.1.1 抽样定理 | 第15-16页 |
3.1.2 脉冲振幅调制 | 第16-17页 |
3.2 模拟信号的量化 | 第17-19页 |
3.2.1 均匀量化 | 第18页 |
3.2.2 非均匀量化 | 第18-19页 |
3.3 脉冲编码调制(PCM) | 第19-21页 |
3.3.1 脉冲编码调制的基本原理 | 第19-20页 |
3.3.2 脉冲编码调制的特性 | 第20-21页 |
3.4 自适应脉冲编码调制 | 第21-25页 |
第四章 硬件平台的设计 | 第25-38页 |
4.1 系统硬件结构框架 | 第25-26页 |
4.2 FPGA 主芯片 XC3S1000 及其配置 | 第26-29页 |
4.2.1 XC3S1000 芯片的特点 | 第26页 |
4.2.2 XC3S1000 的基本结构 | 第26-28页 |
4.2.3 XC3S1000 的配置电路 | 第28-29页 |
4.3 RS-232 接口电路设计 | 第29-30页 |
4.4 音频播放电路设计 | 第30-34页 |
4.4.1 LM324 芯片 | 第30-32页 |
4.4.2 AD7541 芯片及音频电路 | 第32-34页 |
4.5 系统的复位电路设计 | 第34-35页 |
4.6 系统供电电路设计 | 第35-38页 |
4.6.1 5V 转 2.5V 电路 | 第35-36页 |
4.6.2 5V 转 3.3V、1.2V 电路 | 第36-38页 |
第五章 ADPCM 算法的软件实现 | 第38-52页 |
5.1 硬件描述语言 | 第38页 |
5.2 FPGA 系统总体结构设计 | 第38-40页 |
5.3 DCM 时钟模块 | 第40-41页 |
5.4 UART 串口通信模块 | 第41-45页 |
5.4.1 UART 发送器 | 第42-44页 |
5.4.2 UART 接收器 | 第44-45页 |
5.5 FIFO 缓存模块 | 第45-46页 |
5.6 编码器和解码器模块 | 第46-50页 |
5.6.1 查找表 | 第46-47页 |
5.6.2 编码器 | 第47-48页 |
5.6.3 解码器 | 第48-50页 |
5.7 工作模式选择模块 | 第50-51页 |
5.8 小结 | 第51-52页 |
第六章 总结与展望 | 第52-53页 |
6.1 课题总结 | 第52页 |
6.2 课题展望 | 第52-53页 |
参考文献 | 第53-55页 |
致谢 | 第55-56页 |