基于DSP技术的雷达目标模拟器的设计与应用
摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第一章 绪论 | 第9-12页 |
·论文研究背景介绍 | 第9-10页 |
·论文选题及研究内容 | 第10-12页 |
第二章 DSP 及雷达目标模拟技术介绍 | 第12-30页 |
·DSP 技术介绍 | 第12-15页 |
·DSP 技术概述 | 第12-13页 |
·DSP 的技术特点 | 第13-15页 |
·DSP 的应用与发展 | 第15-18页 |
·DSP 芯片的发展 | 第15-17页 |
·DSP 芯片的应用 | 第17-18页 |
·DSP 系统的设计开发流程 | 第18-20页 |
·二次雷达技术介绍 | 第20-23页 |
·雷达概述 | 第20-21页 |
·二次雷达的基本组成 | 第21-23页 |
·二次雷达的应用和发展 | 第23-28页 |
·二次雷达的应用情况 | 第23-25页 |
·雷达的发展历程 | 第25-28页 |
·雷达目标与目标模拟器 | 第28-30页 |
·雷达与雷达目标的匹配 | 第28页 |
·雷达目标模拟器 | 第28-30页 |
第三章 基于 DSP 的雷达目标模拟器的硬件实现 | 第30-49页 |
·系统概述 | 第30-34页 |
·系统结构和工作流程 | 第31页 |
·雷达目标模拟器的信号仿真设计和数据处理流程 | 第31-33页 |
·雷达目标模拟器的设计指标 | 第33-34页 |
·DSP 系统的构建 | 第34-39页 |
·系统硬件结构 | 第35-37页 |
·DSP 芯片的选择 | 第37-38页 |
·FPGA 芯片的选择 | 第38页 |
·系统需求性分析 | 第38-39页 |
·雷达目标模拟器系统硬件结构 | 第39-49页 |
·主控 DSP 的硬件设计 | 第41-43页 |
·串并转换模块的硬件设计 | 第43页 |
·DDS 频率合成器的硬件设计 | 第43-44页 |
·混频器的硬件设计 | 第44-46页 |
·时基模块的硬件设计 | 第46页 |
·D/A 转换滤波器的硬件设计 | 第46-47页 |
·EPLD 逻辑控制模块的硬件设计 | 第47-49页 |
第四章 主系统功能的软件实现 | 第49-65页 |
·DSP 软件编程的一般步骤 | 第49页 |
·主控系统的软件体系设计 | 第49-52页 |
·主系统功能软件实现的体现要素 | 第49-50页 |
·主功能实现的流程设计 | 第50-52页 |
·构建 DSP 软件系统 | 第52-59页 |
·软件系统组成 | 第52-54页 |
·软件系统的工作流程 | 第54-56页 |
·系统软件的实现流程 | 第56-59页 |
·系统功能的软件实现 | 第59-62页 |
·系统功能实现的软件流程图 | 第60-61页 |
·主程序关键代码 | 第61-62页 |
·系统软件设计的功能实现和实用性分析 | 第62-63页 |
·系统调试 | 第63-65页 |
第五章 结论和展望 | 第65-68页 |
·本论文研究总结 | 第65-66页 |
·需要改进的方面 | 第66页 |
·前景展望 | 第66-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |