面阵探测器子阵列分割与并行输出技术研究
摘要 | 第1-4页 |
Abstract | 第4-9页 |
1 绪论 | 第9-15页 |
·研究的背景 | 第9-11页 |
·CCD探测器在光电系统中的应用 | 第11-12页 |
·国内外发展现状及发展趋势 | 第12-14页 |
·国外发展现状 | 第12-13页 |
·国内研究现状 | 第13页 |
·发展趋势 | 第13-14页 |
·主要研究内容 | 第14-15页 |
2 CCD图像传感器及驱动电路设计方案 | 第15-31页 |
·CCD的基本结构及工作原理 | 第15-19页 |
·CCD的基本结构 | 第15页 |
·CCD的工作原理 | 第15-19页 |
·CCD的输入与输出机构 | 第19-22页 |
·CCD的输入机构 | 第19页 |
·CCD的输出机构 | 第19-22页 |
·CCD分类 | 第22-24页 |
·CCD的特征参数 | 第24-28页 |
·CCD的电子快门特性 | 第28-29页 |
·本文设计方案 | 第29-30页 |
·本章小结 | 第30-31页 |
3 CCD器件及其驱动电路设计 | 第31-41页 |
·CCD的选择 | 第31-33页 |
·KAI-0340性能介绍 | 第31页 |
·几何特性 | 第31-32页 |
·KAI-0340管脚介绍 | 第32-33页 |
·CCD驱动电路技术 | 第33-35页 |
·时序脉冲产生电路设计方法 | 第33-34页 |
·KAI-0340的驱动研究 | 第34-35页 |
·驱动电路的总体设计 | 第35-37页 |
·电子快门电平转化电路 | 第35-36页 |
·水平驱动电平转化电路 | 第36页 |
·CCD输出保护电路设计 | 第36-37页 |
·FPGA控制电路 | 第37-38页 |
·驱动电路硬件结构设计 | 第38-39页 |
·抗干扰设计 | 第39-40页 |
·本章总结 | 第40-41页 |
4 KAI-0340驱动时序设计 | 第41-50页 |
·FPGA设计优势 | 第41-42页 |
·FPGA的开发环境 | 第42-44页 |
·面阵CCD KAI-0340的时序分析 | 第44-45页 |
·时序设计 | 第45-49页 |
·水平时序模块 | 第46-47页 |
·垂直时序模块 | 第47页 |
·电子快门时序模块 | 第47-49页 |
·本章小结 | 第49-50页 |
5 面阵CCD驱动电路板设计 | 第50-55页 |
·引言 | 第50页 |
·电路原理图的设计 | 第50-51页 |
·打开原理图设计器和创建原理图文件 | 第50页 |
·版面设置 | 第50页 |
·元器件放置 | 第50页 |
·元件的位置调整 | 第50-51页 |
·绘制原理图 | 第51页 |
·生成网络表 | 第51页 |
·印刷电路板的设计 | 第51-53页 |
·电路工作速度分析 | 第51页 |
·规划电路板 | 第51页 |
·启动Prote199-PCB与参数设置 | 第51页 |
·装入网络表及元件的封装 | 第51-52页 |
·元件的自动布局 | 第52页 |
·手工调整元件的布局 | 第52页 |
·自动布线 | 第52-53页 |
·手工调整 | 第53页 |
·PCB设计经验总结 | 第53页 |
·信号完整性设计 | 第53-54页 |
·电源阻抗设计 | 第53-54页 |
·阻抗匹配以抑制振铃 | 第54页 |
·本章小结 | 第54-55页 |
6 硬件电路调试及误差分析 | 第55-58页 |
·引言 | 第55页 |
·硬件电路的调试 | 第55-56页 |
·实验过程及结果 | 第56-57页 |
·FPGA时序发生器驱动信号测试 | 第56-57页 |
·调试过程遇到的问题及解决方法 | 第57页 |
·本章小结 | 第57-58页 |
7 总结和展望 | 第58-60页 |
·全文总结 | 第58-59页 |
·下一步工作展望 | 第59-60页 |
参考文献 | 第60-63页 |
攻读硕士学位期间发表的论文 | 第63-64页 |
致谢 | 第64-66页 |