| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 引言 | 第8-11页 |
| ·课题研究的意义与发展现状 | 第8-9页 |
| ·课题任务 | 第9-10页 |
| ·本文的结构安排 | 第10-11页 |
| 第二章 PXI 模拟信号输入/输出模块的总体设计 | 第11-18页 |
| ·整体框架构思 | 第11-12页 |
| ·单元电路设计方案 | 第12-15页 |
| ·逻辑控制设计方案 | 第15-18页 |
| 第三章 PXI 模拟信号输入/输出模块的硬件设计 | 第18-37页 |
| ·PXI 接口电路设计 | 第18-21页 |
| ·接口芯片 PCI 9054 简介 | 第18-19页 |
| ·PXI 接口电路设计 | 第19-21页 |
| ·时钟电路的设计 | 第21-22页 |
| ·模拟信号输入通道设计 | 第22-27页 |
| ·模拟信号输出通道设计 | 第27-28页 |
| ·数据存储电路设计 | 第28-33页 |
| ·DDR2 SDRAM 简介 | 第28-30页 |
| ·DDR2 SDRAM SODIMM 与 FPGA 的连接 | 第30-33页 |
| ·印制板的绘制 | 第33-37页 |
| 第四章 PXI 模拟信号输入/输出模块的逻辑设计 | 第37-59页 |
| ·PCI 9054 本地总线接口 | 第37-41页 |
| ·模块的本地地址空间映射 | 第37-38页 |
| ·PCI 9054 本地总线逻辑设计 | 第38-41页 |
| ·A/D 采集控制逻辑 | 第41-45页 |
| ·A/D 采集数据的接收与缓冲 | 第41-44页 |
| ·模拟信号输入通道控制 | 第44-45页 |
| ·DDR2 SDRAM Controller IP 的局部接口设计 | 第45-54页 |
| ·定制 DDR2 SDRAM Controller IP | 第45-47页 |
| ·DDR2 SDRAM Controller IP 局部读写控制器的实现 | 第47-54页 |
| ·模拟信号输出逻辑设计 | 第54-59页 |
| ·直接数字频率合成的原理 | 第54页 |
| ·模拟信号输出逻辑设计 | 第54-59页 |
| 第五章 PXI 模拟信号输入/输出模块的调试与验证 | 第59-69页 |
| ·系统调试 | 第59-63页 |
| ·DDR2 SDRAM Controller IP 核的调试 | 第59-60页 |
| ·PCI 9054 本地接口模块的调试 | 第60-63页 |
| ·功能验证 | 第63-69页 |
| ·模拟信号输入功能验证 | 第63-66页 |
| ·模拟信号输出功能验证 | 第66-69页 |
| 第六章 结论 | 第69-70页 |
| 致谢 | 第70-71页 |
| 参考文献 | 第71-73页 |
| 攻硕期间的研究成果 | 第73-74页 |
| 附录 | 第74-75页 |