基于专用指令集处理器架构的AA-LDPC编译码器研究
| 摘要 | 第1-8页 |
| Abstract | 第8-12页 |
| 英文缩写 | 第12-14页 |
| 第一章 绪论 | 第14-31页 |
| ·研究背景 | 第14-19页 |
| ·研究现状 | 第19-23页 |
| ·研究内容 | 第23-24页 |
| ·论文结构 | 第24-25页 |
| 参考文献 | 第25-31页 |
| 第二章 低密度奇偶校验码 | 第31-46页 |
| ·LDPC码 | 第31-35页 |
| ·行重和列重 | 第32-33页 |
| ·LDPC码的分类 | 第33-34页 |
| ·AA-LDPC码 | 第34-35页 |
| ·编码算法 | 第35-38页 |
| ·基于生成矩阵G的编码算法 | 第36页 |
| ·基于LU分解的编码算法 | 第36页 |
| ·基于RU分解的编码算法 | 第36-38页 |
| ·译码算法 | 第38-44页 |
| ·BP算法 | 第39-42页 |
| ·Min-Sum算法 | 第42-43页 |
| ·TDMP算法 | 第43-44页 |
| ·本章小结 | 第44页 |
| 参考文献 | 第44-46页 |
| 第三章 LDPC编码器的ASIP架构研究 | 第46-54页 |
| ·DTMB的LDPC码 | 第46-47页 |
| ·现有的编码方法 | 第47-48页 |
| ·编码算法优化 | 第48-49页 |
| ·特殊指令集的提取 | 第49-50页 |
| ·硬件加速 | 第50-52页 |
| ·本章小结 | 第52页 |
| 参考文献 | 第52-54页 |
| 第四章 LDPC译码器的伸缩因子量化方案 | 第54-65页 |
| ·量化方案分析 | 第54-55页 |
| ·伸缩因子分析方案 | 第55-62页 |
| ·伸缩因子分析 | 第55-58页 |
| ·提出的量化方案 | 第58-62页 |
| ·性能分析 | 第62-64页 |
| ·本章小结 | 第64页 |
| 参考文献 | 第64-65页 |
| 第五章 LDPC译码器的迭代终止算法 | 第65-87页 |
| ·现有的迭代终止算法 | 第65-69页 |
| ·标准迭代终止算法 | 第65页 |
| ·CE算法 | 第65-67页 |
| ·SCR算法 | 第67-68页 |
| ·HDA算法 | 第68-69页 |
| ·CMM算法 | 第69页 |
| ·提出的迭代终止算法 | 第69-85页 |
| ·性能分析 | 第69-72页 |
| ·双阈值迭代终止算法 | 第72-78页 |
| ·部分校验迭代终止算法 | 第78-85页 |
| ·本章小结 | 第85页 |
| 参考文献 | 第85-87页 |
| 第六章 LDPC译码器的ASIP架构研究 | 第87-101页 |
| ·DTMB接收系统 | 第87-88页 |
| ·译码算法 | 第88-90页 |
| ·指令集设计 | 第90-91页 |
| ·硬件架构 | 第91-99页 |
| ·本章小结 | 第99页 |
| 参考文献 | 第99-101页 |
| 第七章 FPGA测试与验证 | 第101-113页 |
| ·测试方案 | 第101-102页 |
| ·测试平台 | 第102-104页 |
| ·测试结果 | 第104-112页 |
| ·本章小结 | 第112-113页 |
| 第八章 总结与展望 | 第113-117页 |
| ·论文总结 | 第113-115页 |
| ·展望 | 第115页 |
| 参考文献 | 第115-117页 |
| 攻读博士期间发表的文章和申请的发明专利 | 第117-119页 |
| 1. 发表的论文 | 第117-118页 |
| 2. 申请的发明专利 | 第118-119页 |
| 致谢 | 第119-120页 |
| 附录A | 第120-123页 |
| 附录B | 第123-126页 |