首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信息论论文

基于专用指令集处理器架构的AA-LDPC编译码器研究

摘要第1-8页
Abstract第8-12页
英文缩写第12-14页
第一章 绪论第14-31页
   ·研究背景第14-19页
   ·研究现状第19-23页
   ·研究内容第23-24页
   ·论文结构第24-25页
 参考文献第25-31页
第二章 低密度奇偶校验码第31-46页
   ·LDPC码第31-35页
     ·行重和列重第32-33页
     ·LDPC码的分类第33-34页
     ·AA-LDPC码第34-35页
   ·编码算法第35-38页
     ·基于生成矩阵G的编码算法第36页
     ·基于LU分解的编码算法第36页
     ·基于RU分解的编码算法第36-38页
   ·译码算法第38-44页
     ·BP算法第39-42页
     ·Min-Sum算法第42-43页
     ·TDMP算法第43-44页
   ·本章小结第44页
 参考文献第44-46页
第三章 LDPC编码器的ASIP架构研究第46-54页
   ·DTMB的LDPC码第46-47页
   ·现有的编码方法第47-48页
   ·编码算法优化第48-49页
   ·特殊指令集的提取第49-50页
   ·硬件加速第50-52页
   ·本章小结第52页
 参考文献第52-54页
第四章 LDPC译码器的伸缩因子量化方案第54-65页
   ·量化方案分析第54-55页
   ·伸缩因子分析方案第55-62页
     ·伸缩因子分析第55-58页
     ·提出的量化方案第58-62页
   ·性能分析第62-64页
   ·本章小结第64页
 参考文献第64-65页
第五章 LDPC译码器的迭代终止算法第65-87页
   ·现有的迭代终止算法第65-69页
     ·标准迭代终止算法第65页
     ·CE算法第65-67页
     ·SCR算法第67-68页
     ·HDA算法第68-69页
     ·CMM算法第69页
   ·提出的迭代终止算法第69-85页
     ·性能分析第69-72页
     ·双阈值迭代终止算法第72-78页
     ·部分校验迭代终止算法第78-85页
   ·本章小结第85页
 参考文献第85-87页
第六章 LDPC译码器的ASIP架构研究第87-101页
   ·DTMB接收系统第87-88页
   ·译码算法第88-90页
   ·指令集设计第90-91页
   ·硬件架构第91-99页
   ·本章小结第99页
 参考文献第99-101页
第七章 FPGA测试与验证第101-113页
   ·测试方案第101-102页
   ·测试平台第102-104页
   ·测试结果第104-112页
   ·本章小结第112-113页
第八章 总结与展望第113-117页
   ·论文总结第113-115页
   ·展望第115页
 参考文献第115-117页
攻读博士期间发表的文章和申请的发明专利第117-119页
 1. 发表的论文第117-118页
 2. 申请的发明专利第118-119页
致谢第119-120页
附录A第120-123页
附录B第123-126页

论文共126页,点击 下载论文
上一篇:时频分析系统及其应用
下一篇:用于多模多频射频发射模块的SiGe BiCMOS功率放大器关键技术研究