基于专用DSP的JPEG2000静态图像压缩的研究
1 绪论 | 第1-10页 |
·论文的研究背景 | 第7-8页 |
·论文的主要研究工作 | 第8-10页 |
2 JPEG2000的理论基础 | 第10-25页 |
·图像压缩基本概念 | 第10-14页 |
·图像压缩编码的必要性和可行性 | 第10-11页 |
·图像压缩的基本方法 | 第11-12页 |
·编码质量的评价 | 第12-14页 |
·图像压缩的信息论基础 | 第14-16页 |
·信息量与熵 | 第14-15页 |
·香农的无失真编码定理 | 第15页 |
·率失真函数理论 | 第15-16页 |
·变换编码 | 第16-17页 |
·小波变换 | 第17-24页 |
·小波变换简介 | 第17-19页 |
·连续小波变换(CWT) | 第19-20页 |
·离散小波变换(DWT) | 第20-21页 |
·图像处理中小波变换的应用 | 第21-24页 |
·本章小结 | 第24-25页 |
3 JPEG2000算法分析与实现 | 第25-34页 |
·JPEG2000概述 | 第25-27页 |
·JPEG2000标准的组成部分 | 第25-26页 |
·用JPEG2000实现的内容 | 第26-27页 |
·JPEG2000的核心算法——EBCOT算法 | 第27-30页 |
·块编码T1 | 第28-29页 |
·分层装配T2 | 第29-30页 |
·JPEG2000编解码器的结构与实现 | 第30-33页 |
·预处理 | 第31页 |
·核心处理 | 第31-33页 |
·位流组织 | 第33页 |
·本章小结 | 第33-34页 |
4 JPEG2000图像编解码器的硬件电路设计 | 第34-54页 |
·硬件系统结构 | 第34-36页 |
·TMS320DSC25芯片结构 | 第36-42页 |
·ARM子系统 | 第37-38页 |
·DSP子系统 | 第38-40页 |
·存储控制模块 | 第40-41页 |
·图像接口模块 | 第41-42页 |
·外部存储接口设计 | 第42-46页 |
·SDRAM接口设计 | 第42-44页 |
·FLASH接口设计 | 第44-45页 |
·其他扩展接口设计 | 第45-46页 |
·系统电源设计 | 第46-47页 |
·系统电源要求 | 第46页 |
·系统电源设计 | 第46-47页 |
·控制仿真接口设计 | 第47-49页 |
·UART接口设计 | 第47-48页 |
·JTAG仿真接口设计 | 第48-49页 |
·硬件电路的PCB设计 | 第49-53页 |
·信号完整性分析与设计 | 第49-51页 |
·电源完整性分析与设计 | 第51页 |
·电磁干扰与电磁兼容性设计 | 第51-53页 |
·本章小结 | 第53-54页 |
5 系统电路板调试及算法在硬件平台上的实现 | 第54-60页 |
·系统电路板的调试 | 第54-55页 |
·静态测试 | 第54页 |
·上电测试 | 第54页 |
·UART口调试 | 第54页 |
·对 SDRAM的读写测试 | 第54-55页 |
·对 FLASH的读写测试 | 第55页 |
·JPEG2000在硬件平台上的实现 | 第55-57页 |
·系统程序开发 | 第55-56页 |
·DSP代码优化 | 第56页 |
·JPEG2000编解码算法的简化 | 第56-57页 |
·实验结果与分析 | 第57-59页 |
·本章小结 | 第59-60页 |
结论 | 第60-61页 |
致谢 | 第61-62页 |
参考文献 | 第62-64页 |