| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-8页 |
| 1 绪论 | 第8-12页 |
| ·课题的研究背景 | 第8-10页 |
| ·电子内窥镜研究现状 | 第8-9页 |
| ·数字视频图像处理的研究现状 | 第9-10页 |
| ·论文的主要研究内容 | 第10-11页 |
| ·论文的章节安排 | 第11-12页 |
| 2 系统总体设计方案 | 第12-22页 |
| ·系统的硬件设计流程 | 第12页 |
| ·数字视频图像分析 | 第12-16页 |
| ·电子内窥镜视频图像的特征 | 第12-13页 |
| ·视频信号的制式 | 第13-14页 |
| ·数字视频标准 | 第14-15页 |
| ·数字视频图像的处理 | 第15-16页 |
| ·系统的技术要求 | 第16-17页 |
| ·系统硬件的整体设计方案研究 | 第17-21页 |
| ·数字图像处理方案的选择 | 第17页 |
| ·基于DSP的数字视频图像处理原理 | 第17-18页 |
| ·图像处理核心DSP的选型 | 第18页 |
| ·输入输出缓冲结构的选择 | 第18-19页 |
| ·系统的整体框图 | 第19-20页 |
| ·系统其他关键器件的选择 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 3 系统硬件设计 | 第22-44页 |
| ·电源模块设计 | 第22-24页 |
| ·常用的电源模块设计 | 第22页 |
| ·系统对电源的要求 | 第22-23页 |
| ·电源芯片的选择及电路设计 | 第23-24页 |
| ·数字视频A/D与D/A模块设计 | 第24-27页 |
| ·视频A/D模块设计 | 第24-26页 |
| ·视频D/A模块设计 | 第26-27页 |
| ·系统管理单元模块设计 | 第27-33页 |
| ·I~2C总线介绍 | 第28-30页 |
| ·单片机与I~2C器件的连接 | 第30-31页 |
| ·单片机与DSP的连接 | 第31页 |
| ·AT89C51SND1C与MB90092的连接 | 第31-32页 |
| ·AT89C51SND1C的键盘接口简介 | 第32-33页 |
| ·数字视频处理模块设计 | 第33-39页 |
| ·TMS320C6204简介 | 第33页 |
| ·TMS320C6204的EMIF接口 | 第33-34页 |
| ·TMS320C6204的存储器映射 | 第34-35页 |
| ·TMS320C6204的多通道缓冲串口 | 第35-36页 |
| ·TMS320C6204与SDRAM帧存储器的接口设计 | 第36-37页 |
| ·TMS320C6204与FLASH存储器的接口设计 | 第37页 |
| ·视频输入输出缓冲单元设计 | 第37-38页 |
| ·数字视频处理模块的信号框图 | 第38-39页 |
| ·视频叠加模块设计 | 第39-43页 |
| ·视频叠加芯片的选择 | 第39-40页 |
| ·视频叠加芯片MB90092介绍 | 第40页 |
| ·以MB90092为核心的视频叠加模块设计 | 第40-42页 |
| ·字库的设计 | 第42-43页 |
| ·本章小结 | 第43-44页 |
| 4 系统的高速PCB设计与仿真 | 第44-59页 |
| ·基本传输线理论 | 第44-46页 |
| ·高速数字电路的含义 | 第44页 |
| ·带状线和微带线 | 第44-45页 |
| ·传输线模型 | 第45-46页 |
| ·信号完整性分析 | 第46-50页 |
| ·反射 | 第46-47页 |
| ·串扰 | 第47-48页 |
| ·地弹 | 第48-49页 |
| ·信号完整性问题的解决方法 | 第49-50页 |
| ·系统的高速PCB板设计 | 第50-53页 |
| ·模拟、数字混合信号设计 | 第50-51页 |
| ·电路板分层设计 | 第51-52页 |
| ·PCB的布局布线的规则 | 第52页 |
| ·电路PCB板设计结果 | 第52-53页 |
| ·PCB板设计的仿真验证 | 第53-58页 |
| ·仿真工具及仿真环境 | 第53-54页 |
| ·IBIS模型 | 第54-55页 |
| ·全局串扰的仿真 | 第55页 |
| ·关键信号的仿真 | 第55-58页 |
| ·仿真结果分析 | 第58页 |
| ·本章小结 | 第58-59页 |
| 5 系统的软硬件调试 | 第59-67页 |
| ·系统的硬件调试 | 第59-62页 |
| ·电路板的静态测试 | 第59-60页 |
| ·系统管理单元的硬件调试 | 第60页 |
| ·视频叠加电路的调试 | 第60-61页 |
| ·DSP的硬件调试 | 第61页 |
| ·CPLD与视频编解解码电路调试 | 第61-62页 |
| ·其他外围电路的调试 | 第62页 |
| ·系统的软硬件联合调试 | 第62-65页 |
| ·单片机控制软件调试 | 第63页 |
| ·系统操作菜单调试 | 第63-64页 |
| ·视频乒乓缓冲调试 | 第64页 |
| ·DSP程序的FLASH加载调试 | 第64页 |
| ·DSP算法调试 | 第64-65页 |
| ·系统的总体调试 | 第65页 |
| ·本章小结 | 第65-67页 |
| 结论 | 第67-69页 |
| 致谢 | 第69-70页 |
| 硕士期间所参与的科研项目及实验 | 第70-71页 |
| 参考文献 | 第71-73页 |