多功能车辆总线控制器的FPGA设计与开发
摘要 | 第1-5页 |
Abstract | 第5-8页 |
1 绪论 | 第8-12页 |
·选题背景与意义 | 第8页 |
·列车通信网络的发展 | 第8-9页 |
·列车通信网络的国内外应用现状 | 第9-10页 |
·多功能车辆总线控制器的发展 | 第10-11页 |
·本文主要内容 | 第11-12页 |
2 MVB的通信原理 | 第12-23页 |
·TCN概述 | 第12-13页 |
·MVB物理层 | 第13-14页 |
·MVB链路层 | 第14-21页 |
·MVB的编码及帧格式 | 第14-16页 |
·MVB的介质访问方式及报文 | 第16-20页 |
·MVB的报文定时及端口 | 第20-21页 |
·MVB报文的传输过程 | 第21-23页 |
3 MVBC的整体设计 | 第23-28页 |
·MVBC概述 | 第23-25页 |
·MVBC的整体结构 | 第25-28页 |
4 MVBC的模块设计 | 第28-50页 |
·编码模块 | 第28-30页 |
·编码模块整体结构 | 第28-29页 |
·编码模块的实现 | 第29-30页 |
·译码模块 | 第30-35页 |
·译码模块整体结构 | 第30-31页 |
·起始位检测 | 第31-32页 |
·译码单元中的过采样法 | 第32-34页 |
·错误检测与处理 | 第34-35页 |
·余控制模块 | 第35-38页 |
·冗余控制模块的功能 | 第36页 |
·冗余控制模块的实现 | 第36-38页 |
·报文分析单元 | 第38-41页 |
·报文分析单元的功能 | 第38-39页 |
·报文分析处理单元 | 第39-41页 |
·主帧寄存器单元 | 第41页 |
·报文错误记录单元 | 第41页 |
·主控制单元 | 第41-43页 |
·主控制单元的功能 | 第42页 |
·主控制单元的实现 | 第42-43页 |
·通信存储控制器 | 第43-49页 |
·通信存储控制器的功能 | 第44-45页 |
·通信存储控制器整体结构 | 第45-46页 |
·TM写状态机 | 第46-48页 |
·底层访问状态机 | 第48-49页 |
·地址逻辑模块 | 第49-50页 |
·地址逻辑模块的功能 | 第49页 |
·地址逻辑模块整体结构 | 第49-50页 |
5 MVBC的验证 | 第50-58页 |
·译码模块的验证 | 第50-52页 |
·验证方案 | 第50-51页 |
·验证结果 | 第51-52页 |
·编码和译码模块的联合验证 | 第52-54页 |
·验证方案 | 第52-53页 |
·验证结果 | 第53-54页 |
·通信存储控制器和地址逻辑模块的联合验证 | 第54-58页 |
·验证方案 | 第55页 |
·验证结果 | 第55-58页 |
结论 | 第58-59页 |
参考文献 | 第59-61页 |
攻读硕士学位期间发表学术论文情况 | 第61-62页 |
致谢 | 第62-63页 |