X-DSP ALU与移位部件的设计与实现
摘要 | 第1-12页 |
ABSTRACT | 第12-13页 |
第一章 绪论 | 第13-26页 |
·课题研究的主要背景 | 第13-17页 |
·发展历程 | 第14页 |
·结构特点和分类 | 第14-16页 |
·应用领域和市场 | 第16-17页 |
·课题来源 | 第17页 |
·课题研究的意义 | 第17-21页 |
·国际发展现状 | 第17-19页 |
·国内发展现状 | 第19-20页 |
·技术发展趋势 | 第20-21页 |
·ALU与移位部件相关研究 | 第21-24页 |
·本文的主要工作 | 第24页 |
·论文的组织结构 | 第24-26页 |
第二章 X型DSP ALU与移位部件概述 | 第26-36页 |
·X型DSP CPU体系结构 | 第26-34页 |
·指令集流水线结构 | 第26-28页 |
·CPU总线结构 | 第28页 |
·CPU结构概述 | 第28-34页 |
·X型DSP ALU与移位部件概述 | 第34-35页 |
·本章小结 | 第35-36页 |
第三章 ALU模块及比较单元的逻辑设计 | 第36-55页 |
·ALU模块总体概述 | 第36-44页 |
·ALU总体数据通路介绍 | 第36-37页 |
·ALU运算配置模式 | 第37-38页 |
·ALU的算术逻辑功能 | 第38-40页 |
·舍入和溢出饱和技术 | 第40-42页 |
·ALU指令类型分析 | 第42-44页 |
·核心加法器逻辑设计 | 第44-49页 |
·加法器算法研究 | 第44-47页 |
·核心加法器设计思想 | 第47-48页 |
·核心加法器逻辑结构详细设计 | 第48-49页 |
·比较单元逻辑设计 | 第49-53页 |
·比较单元概述和实现方式 | 第50页 |
·比较单元指令类型分析 | 第50页 |
·比较单元逻辑结构详细设计 | 第50-53页 |
·位处理单元逻辑设计 | 第53-54页 |
·位处理单元概述 | 第53页 |
·位处理单元指令类型分析 | 第53页 |
·位处理单元逻辑结构详细设计 | 第53-54页 |
·本章小结 | 第54-55页 |
第四章 桶形移位器模块的逻辑设计 | 第55-61页 |
·常见的桶形移位器介绍及性能比较 | 第55-56页 |
·全译码桶形移位器 | 第55-56页 |
·全编码桶形移位器 | 第56页 |
·部分译码桶形移位器 | 第56页 |
·桶形移位器模块逻辑设计 | 第56-60页 |
·桶形移位器总体数据通路介绍 | 第56-58页 |
·桶形移位器指令类型分析 | 第58-59页 |
·桶形移位器逻辑结构详细设计 | 第59-60页 |
·本章小结 | 第60-61页 |
第五章 模块设计功能验证 | 第61-77页 |
·逻辑功能验证流程 | 第61-63页 |
·验证流程 | 第61-62页 |
·功能验证方案 | 第62-63页 |
·ALU与移位部件模拟与验证 | 第63-72页 |
·核心加法器模拟与验证 | 第63-64页 |
·ALU模拟与验证 | 第64-68页 |
·桶形移位器模拟与验证 | 第68-71页 |
·代码覆盖率分析 | 第71-72页 |
·系统级验证 | 第72-76页 |
·本章小结 | 第76-77页 |
第六章 低功耗设计与设计综合 | 第77-86页 |
·低功耗设计 | 第77-82页 |
·低功耗设计技术综述 | 第77-78页 |
·CMOS逻辑电路的功耗来源 | 第78-79页 |
·ALU与移位部件低功耗设计 | 第79-82页 |
·设计综合工具及流程 | 第82-84页 |
·综合策略 | 第82-83页 |
·综合信息定义 | 第83-84页 |
·模块的综合 | 第84-85页 |
·ALU与移位模块综合内容 | 第84页 |
·综合结果 | 第84-85页 |
·本章小结 | 第85-86页 |
第七章 结束语 | 第86-87页 |
致谢 | 第87-88页 |
参考文献 | 第88-90页 |
作者在学期间取得的学术成果 | 第90-91页 |
附录A ALU指令 | 第91-95页 |
附录B 移位器指令 | 第95-97页 |