基于SOPC的智能电子血压计的设计
摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第1章 绪论 | 第11-16页 |
·课题的研究背景 | 第11-12页 |
·电子血压计的发展现状及前景分析 | 第12-14页 |
·课题的主要研究内容及要解决的关键问题 | 第14页 |
·论文的结构安排 | 第14-16页 |
第2章 基本理论和系统相关原理 | 第16-30页 |
·人体血压的测量方法 | 第16-22页 |
·人体血压测量原理 | 第17-20页 |
·人体血压的判定和心率的计算方法 | 第20-22页 |
·FPGA/SOPC 的系统组成及开发环境 | 第22-25页 |
·Altera 系列FPGA 及其开发工具简介 | 第22-24页 |
·SOPC 系统的概念 | 第24-25页 |
·NIOS II 软核SOPC 系统及其外围组件 | 第25-28页 |
·Nios II 软核处理器简介 | 第25-26页 |
·Avalon 总线概述 | 第26-28页 |
·外围设备 | 第28页 |
·本章小结 | 第28-30页 |
第3章 智能电子血压计的硬件设计 | 第30-46页 |
·SOPC BUILDER 硬件开发环境 | 第30-31页 |
·系统的功能分析及体系结构设计 | 第31-32页 |
·气路部分设计 | 第32-35页 |
·压力传感器选型 | 第32-34页 |
·气路部分驱动电路设计 | 第34-35页 |
·气路部分电源电路设计 | 第35页 |
·信号提取部分电路的设计 | 第35-39页 |
·传感器输出信号的提取 | 第35-37页 |
·A/D 转换电路的设计 | 第37-39页 |
·FPGA/SOPC 核心系统电路设计 | 第39-44页 |
·SDRAM 存储器电路设计 | 第39-41页 |
·Flash ROM 存储器电路设计 | 第41-43页 |
·EPCS 串行配置器件电路设计 | 第43-44页 |
·自定义基于AVALON 总线的用户外设 | 第44-45页 |
·本章小结 | 第45-46页 |
第4章 智能电子血压计的软件设计 | 第46-55页 |
·NIOS II 软件开发环境 | 第46-48页 |
·Nios II 集成开发环境 | 第46页 |
·HAL 系统库 | 第46-48页 |
·系统软件的工作流程 | 第48-50页 |
·系统主要子程序的设计 | 第50-54页 |
·充气部分的程序设计 | 第50-51页 |
·信号处理算法的设计 | 第51-52页 |
·查看、删除功能的软件设计 | 第52-54页 |
·本章小结 | 第54-55页 |
第5章 系统的调试与实验结果分析 | 第55-68页 |
·系统顶层模块生成图简介 | 第55-56页 |
·基于SOPC 系统的电子血压计的调试 | 第56-65页 |
·SDRAM 存储器的调试 | 第56-58页 |
·Flash 存储器的调试 | 第58-60页 |
·模拟电路部分的调试 | 第60-62页 |
·系统的整体配置 | 第62-65页 |
·SOPC 系统的测试及结果分析 | 第65-67页 |
·本章小结 | 第67-68页 |
结论 | 第68-70页 |
参考文献 | 第70-75页 |
攻读硕士学位期间承担的科研任务与主要成果 | 第75-76页 |
致谢 | 第76-77页 |
作者简介 | 第77页 |