| 摘要 | 第4-5页 |
| Abstract | 第5-6页 |
| 目录 | 第7-9页 |
| 第1章 绪论 | 第9-13页 |
| 1.1 课题来源 | 第9页 |
| 1.2 课题研究背景和意义 | 第9-10页 |
| 1.3 国内外的研究现状 | 第10-11页 |
| 1.4 课题研究内容及结构 | 第11-12页 |
| 1.4.1 课题主要研究内容 | 第11-12页 |
| 1.4.2 课题组织结构 | 第12页 |
| 1.5 本章小结 | 第12-13页 |
| 第二章 PCIe总线技术 | 第13-27页 |
| 2.1 PCIe总线的层次结构介绍 | 第14-15页 |
| 2.2 PCIe的事务层介绍 | 第15-23页 |
| 2.2.1 事务层综述 | 第16-17页 |
| 2.2.2 事务层协议 | 第17-23页 |
| 2.3 PCIe的数据链路层 | 第23-26页 |
| 2.3.1 数据链路层综述 | 第23页 |
| 2.3.2 数据链路层控制和管理状态机 | 第23-24页 |
| 2.3.3 DLLP的格式 | 第24-25页 |
| 2.3.4 发送端与接收端ACK/NCK协议 | 第25-26页 |
| 2.4 PCIe的物理层 | 第26页 |
| 2.5 本章小结 | 第26-27页 |
| 第3章 系统分析与设计 | 第27-41页 |
| 3.1 基于LTE物理层的PCIe总线DMA平台系统简介 | 第27-30页 |
| 3.1.1 LTE系统的分布式基站 | 第27-29页 |
| 3.1.2 PCIe总线DMA平台系统介绍 | 第29-30页 |
| 3.2 设计总体方案 | 第30-33页 |
| 3.2.1 总体方案 | 第30页 |
| 3.2.2 功能概述与设计分析 | 第30-33页 |
| 3.3 模块划分 | 第33-40页 |
| 3.3.1 PCI Express | 第33-34页 |
| 3.3.2 DMA读写模块 | 第34-37页 |
| 3.3.3 虚拟FIFO | 第37-39页 |
| 3.3.4 XUAI接口和raw data接口 | 第39-40页 |
| 3.4 本章小结 | 第40-41页 |
| 第4章 基于Xilinx Virtex-6芯片的系统仿真 | 第41-50页 |
| 4.1 PCIE测试模块的设计 | 第41-43页 |
| 4.2 仿真测试 | 第43-46页 |
| 4.3 PCI Express的综合 | 第46-47页 |
| 4.4 PCIE板卡调试 | 第47-49页 |
| 4.5 本章小结 | 第49-50页 |
| 第5章 总结与展望 | 第50-51页 |
| 致谢 | 第51-52页 |
| 参考文献 | 第52-55页 |