首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

千兆以太网MAC控制器IP软核的设计

摘要第1-5页
ABSTRACT第5-9页
第一章 引言第9-13页
   ·课题的研究背景及意义第9-10页
   ·国内外研究现状第10-11页
   ·设计目标及主要设计内容第11-13页
第二章 以太网 MAC 层协议及相关算法第13-26页
   ·以太网的发展历程第13页
   ·以太网 MAC 层协议介绍第13-23页
     ·以太网 MAC 帧格式第14-15页
     ·CSMA/CD 算法第15-17页
     ·全双工以太网第17-18页
     ·全双工时的流量控制第18-20页
     ·物理层与 MAC 层的接口第20-23页
       ·介质无关接口(MII/GMII)第20-21页
       ·MII 管理接口第21-23页
   ·CRC 算法分析第23-26页
第三章 以太网 MAC 层协议功能的实现第26-56页
   ·以太网 MAC 控制器 IP 核的设计规范第26页
   ·以太网 MAC 控制器 IP 核的总体架构第26-28页
   ·时钟管理模块第28-29页
   ·PHY 接口模块第29-30页
   ·接收模块第30-37页
     ·接收控制模块第32页
     ·地址过滤模块第32-34页
     ·接收状态机第34-37页
     ·CRC 校验模块第37页
   ·发送模块第37-45页
     ·发送数据通路第40页
     ·随机数模块第40-41页
     ·发送状态机第41-44页
     ·发送控制模块第44-45页
   ·流量控制模块第45-49页
     ·发送流量控制模块第45-48页
     ·接收流量控制模块第48-49页
   ·MII 管理模块第49-52页
   ·系统寄存器和中断模块第52-56页
第四章 以太网 MAC 控制器缓存及 AHB 接口设计第56-67页
   ·MAC 控制器缓存的设计第56-64页
     ·以太网 MAC 控制器缓存结构的比较第56-57页
     ·读指针可载入异步 FIFO 的设计第57-59页
     ·发送缓存的设计第59-62页
     ·接收缓存的设计第62-64页
   ·AHB 总线接口设计第64-67页
第五章 以太网 MAC 控制器 IP 核的验证第67-80页
   ·以太网 MAC 控制器测试平台结构第67-68页
   ·以太网 MAC 控制器 IP 核测试方案第68页
   ·以太网 MAC 控制器 IP 核测试结果第68-75页
     ·接收模块功能验证第69-70页
     ·发送模块的功能验证第70-71页
     ·流量控制模块的功能验证第71-72页
     ·发送缓存模块的功能验证第72-73页
     ·MII/GMII 接口功能验证第73-74页
     ·MII 管理接口功能验证第74页
     ·AHB 从接口模块功能验证第74-75页
   ·以太网 MAC 控制器的 FPGA 验证第75-80页
     ·综合与布局布线第75-76页
     ·硬件开发平台测试第76-80页
第六章 结论第80-81页
致谢第81-82页
参考文献第82-84页
附录第84-85页
攻硕期间取得的研究成果第85-86页

论文共86页,点击 下载论文
上一篇:新型Y分支波导结构及其相关功能元件研究
下一篇:短波高线性放大器