摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 引言 | 第9-13页 |
·课题的研究背景及意义 | 第9-10页 |
·国内外研究现状 | 第10-11页 |
·设计目标及主要设计内容 | 第11-13页 |
第二章 以太网 MAC 层协议及相关算法 | 第13-26页 |
·以太网的发展历程 | 第13页 |
·以太网 MAC 层协议介绍 | 第13-23页 |
·以太网 MAC 帧格式 | 第14-15页 |
·CSMA/CD 算法 | 第15-17页 |
·全双工以太网 | 第17-18页 |
·全双工时的流量控制 | 第18-20页 |
·物理层与 MAC 层的接口 | 第20-23页 |
·介质无关接口(MII/GMII) | 第20-21页 |
·MII 管理接口 | 第21-23页 |
·CRC 算法分析 | 第23-26页 |
第三章 以太网 MAC 层协议功能的实现 | 第26-56页 |
·以太网 MAC 控制器 IP 核的设计规范 | 第26页 |
·以太网 MAC 控制器 IP 核的总体架构 | 第26-28页 |
·时钟管理模块 | 第28-29页 |
·PHY 接口模块 | 第29-30页 |
·接收模块 | 第30-37页 |
·接收控制模块 | 第32页 |
·地址过滤模块 | 第32-34页 |
·接收状态机 | 第34-37页 |
·CRC 校验模块 | 第37页 |
·发送模块 | 第37-45页 |
·发送数据通路 | 第40页 |
·随机数模块 | 第40-41页 |
·发送状态机 | 第41-44页 |
·发送控制模块 | 第44-45页 |
·流量控制模块 | 第45-49页 |
·发送流量控制模块 | 第45-48页 |
·接收流量控制模块 | 第48-49页 |
·MII 管理模块 | 第49-52页 |
·系统寄存器和中断模块 | 第52-56页 |
第四章 以太网 MAC 控制器缓存及 AHB 接口设计 | 第56-67页 |
·MAC 控制器缓存的设计 | 第56-64页 |
·以太网 MAC 控制器缓存结构的比较 | 第56-57页 |
·读指针可载入异步 FIFO 的设计 | 第57-59页 |
·发送缓存的设计 | 第59-62页 |
·接收缓存的设计 | 第62-64页 |
·AHB 总线接口设计 | 第64-67页 |
第五章 以太网 MAC 控制器 IP 核的验证 | 第67-80页 |
·以太网 MAC 控制器测试平台结构 | 第67-68页 |
·以太网 MAC 控制器 IP 核测试方案 | 第68页 |
·以太网 MAC 控制器 IP 核测试结果 | 第68-75页 |
·接收模块功能验证 | 第69-70页 |
·发送模块的功能验证 | 第70-71页 |
·流量控制模块的功能验证 | 第71-72页 |
·发送缓存模块的功能验证 | 第72-73页 |
·MII/GMII 接口功能验证 | 第73-74页 |
·MII 管理接口功能验证 | 第74页 |
·AHB 从接口模块功能验证 | 第74-75页 |
·以太网 MAC 控制器的 FPGA 验证 | 第75-80页 |
·综合与布局布线 | 第75-76页 |
·硬件开发平台测试 | 第76-80页 |
第六章 结论 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-84页 |
附录 | 第84-85页 |
攻硕期间取得的研究成果 | 第85-86页 |