| 摘要 | 第4-5页 |
| ABSTRACT | 第5页 |
| 1 绪论 | 第9-13页 |
| 1.1 课题的研究背景及意义 | 第9-10页 |
| 1.2 DFT 快速算法的发展概况 | 第10-11页 |
| 1.3 国内外 DFT 专用处理器现状 | 第11-12页 |
| 1.4 论文研究内容和组织结构 | 第12-13页 |
| 2 FPGA 简介 | 第13-19页 |
| 2.1 可编程逻辑器件概述 | 第13页 |
| 2.2 FPGA 的工作原理及基本结构 | 第13-16页 |
| 2.3 FPGA 的开发流程及工具 | 第16-17页 |
| 2.4 硬件描述语言介绍 | 第17-18页 |
| 2.5 本章小结 | 第18-19页 |
| 3 基于一阶矩的 DFT 快速算法 | 第19-24页 |
| 3.1 DFT 基础知识 | 第19-20页 |
| 3.2 一阶矩理论的定义 | 第20-21页 |
| 3.3 全加法一阶矩的 DFT 快速算法推导 | 第21-22页 |
| 3.4 算法的复杂度分析 | 第22-23页 |
| 3.5 本章小结 | 第23-24页 |
| 4 基于一阶矩的 DFT 快速算法的 FPGA 实现 | 第24-40页 |
| 4.1 系统功能级设计 | 第24-25页 |
| 4.2 行为级设计 | 第25-29页 |
| 4.3 RTL 级实现 | 第29-38页 |
| 4.4 遇到的问题及解决方法 | 第38-39页 |
| 4.5 本章小结 | 第39-40页 |
| 5 系统仿真及测试 | 第40-46页 |
| 5.1 系统的仿真及测试 | 第40-42页 |
| 5.2 计算单元的仿真和分析 | 第42-43页 |
| 5.3 结果的精度分析 | 第43-44页 |
| 5.4 占用资源的评估 | 第44-45页 |
| 5.5 本章小结 | 第45-46页 |
| 6 总结与展望 | 第46-48页 |
| 6.1 总结 | 第46页 |
| 6.2 展望 | 第46-48页 |
| 致谢 | 第48-49页 |
| 参考文献 | 第49-53页 |
| 附录 1 攻读学位期间发表论文目录 | 第53页 |
| 附录 2 本课题的科研项目支撑 | 第53页 |