| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-13页 |
| ·课题背景及研究的目的和意义 | 第9页 |
| ·国内外研究现状 | 第9-11页 |
| ·国外相关技术发展现状及分析 | 第9-11页 |
| ·国内相关技术发展状及分析 | 第11页 |
| ·本课题的主要研究内容 | 第11-12页 |
| ·本文结构 | 第12-13页 |
| 第2章 系统总体方案 | 第13-20页 |
| ·功能要求和性能指标 | 第13-14页 |
| ·功能要求 | 第13页 |
| ·性能指标 | 第13-14页 |
| ·总体结构设计分析 | 第14-15页 |
| ·硬件方案 | 第15-18页 |
| ·模拟通道电路设计方案 | 第16-17页 |
| ·数据采集单元设计 | 第17-18页 |
| ·其他硬件电路设计 | 第18页 |
| ·软件方案 | 第18-19页 |
| ·测试设备软件整体结构 | 第18页 |
| ·功能模块NIOS II 软件方案 | 第18页 |
| ·上位机软件方案 | 第18-19页 |
| ·本章小结 | 第19-20页 |
| 第3章 硬件设计 | 第20-43页 |
| ·模拟通道电路设计及仿真 | 第20-27页 |
| ·AC/DC 耦合网络 | 第20页 |
| ·无源衰减和过压保护网络 | 第20-22页 |
| ·阻抗变换网络 | 第22页 |
| ·可变增益放大网络 | 第22-23页 |
| ·ADC 驱动及直流偏移网络 | 第23-24页 |
| ·RC 网络 | 第24-25页 |
| ·模拟通道电路的仿真及结果分析 | 第25-27页 |
| ·数据采集单元设计 | 第27-37页 |
| ·模数变换电路设计 | 第28页 |
| ·采样原理和采样方式 | 第28-29页 |
| ·示波器工作模式及触发电路设计 | 第29-31页 |
| ·FIFO 存储器的选择及其在FPGA 内部的实现 | 第31-32页 |
| ·时钟产生电路设计 | 第32-34页 |
| ·频率测量模块设计 | 第34-35页 |
| ·本地接口逻辑设计 | 第35-37页 |
| ·其他硬件电路设计 | 第37-39页 |
| ·NIOS II 系统硬件部分设计 | 第39-42页 |
| ·本章小结 | 第42-43页 |
| 第4章 软件设计 | 第43-57页 |
| ·软件结构 | 第43页 |
| ·NIOS II 软件设计 | 第43-52页 |
| ·NIOS II IDE 介绍 | 第43-44页 |
| ·中断响应程序设计 | 第44页 |
| ·NIOS II 功能函数设计 | 第44-52页 |
| ·上位机程序设计 | 第52-56页 |
| ·本章小结 | 第56-57页 |
| 第5章 系统调试和性能测试 | 第57-71页 |
| ·调试环境的搭建 | 第57-58页 |
| ·软硬件调试方法 | 第58-62页 |
| ·硬件调试方法 | 第58页 |
| ·软件调试方法 | 第58-59页 |
| ·软硬件联合调试 | 第59-61页 |
| ·调试过程中出现的问题 | 第61-62页 |
| ·系统测试和结果分析 | 第62-71页 |
| ·模拟通道性能测试 | 第62-63页 |
| ·系统功能测试 | 第63-68页 |
| ·系统总体性能测试 | 第68-71页 |
| 结论 | 第71-72页 |
| 参考文献 | 第72-76页 |
| 致谢 | 第76页 |