摘要 | 第1-9页 |
ABSTRACT | 第9-11页 |
符号说明 | 第11-12页 |
第一章 绪论 | 第12-21页 |
·课题来源 | 第12-14页 |
·研究背景 | 第14-19页 |
·ASIC验证技术发展概况 | 第14-16页 |
·原型验证平台产品 | 第16-18页 |
·原型验证流程 | 第18-19页 |
·论文主要工作和结构安排 | 第19-21页 |
第二章 原型验证平台总体结构设计 | 第21-29页 |
·AVS视频解码器的结构和功能 | 第21-23页 |
·原型验证平台资源需求分析 | 第23-26页 |
·逻辑资源分析与FPGA选型 | 第23-25页 |
·存储资源分析和存储器选型 | 第25-26页 |
·平台设计指标 | 第26页 |
·平台结构设计 | 第26-28页 |
·本章小结 | 第28-29页 |
第三章 原型验证平台的硬件电路设计 | 第29-47页 |
·子板设计 | 第29-36页 |
·FPGA模块 | 第29-33页 |
·DDR存储电路 | 第33-36页 |
·时钟电路 | 第36页 |
·母板设计 | 第36-41页 |
·视频输出模块 | 第36-37页 |
·USB模块 | 第37-39页 |
·PCI/RS-232/LED&KEY | 第39-41页 |
·电源系统设计 | 第41-44页 |
·PCB层叠设计 | 第44-46页 |
·本章小结 | 第46-47页 |
第四章 原型验证平台的检测与调试 | 第47-56页 |
·FPGA及配置电路的调试 | 第47页 |
·串口调试 | 第47-48页 |
·USB接口电路的调试 | 第48-51页 |
·固件下载 | 第48-51页 |
·I/O性能测试 | 第51页 |
·DDR电路调试 | 第51-54页 |
·视频输出电路调试 | 第54-55页 |
·本章小结 | 第55-56页 |
第五章 OpenRISC1200处理器原型验证 | 第56-73页 |
·处理器构架 | 第56-58页 |
·OR1200处理器核心 | 第56-57页 |
·处理器接口电路 | 第57-58页 |
·原型验证方案 | 第58-61页 |
·原型验证目标 | 第58-59页 |
·综合工具选择 | 第59页 |
·基于DC FPGA与Quartus Ⅱ的原型验证流程 | 第59-61页 |
·OR1200 ASIC到FPGA的移植 | 第61-68页 |
·RTL源码修改与仿真 | 第61-64页 |
·逻辑综合 | 第64-67页 |
·适配 | 第67-68页 |
·在片调试 | 第68-72页 |
·调试方法 | 第68-70页 |
·调试过程及结果 | 第70-72页 |
·本章小结 | 第72-73页 |
第六章 结束语 | 第73-74页 |
参考文献 | 第74-78页 |
致谢 | 第78-79页 |
附录: 原型验证平台PCB布局图 | 第79-81页 |
攻读硕士学位期间申请的发明专利 | 第81-82页 |
学位论文评阅及答辩情况表 | 第82页 |