异步多时钟域系统的同步设计研究
| 摘要 | 第1-7页 |
| Abstract | 第7-11页 |
| 第一章 绪论 | 第11-17页 |
| ·研究目的与意义 | 第11-12页 |
| ·发展概况及特点 | 第12-14页 |
| ·异步多时钟域同步设计说明 | 第14-15页 |
| ·本文的主要工作与安排 | 第15-17页 |
| 第二章 异步时序设计常见问题及普通数据路径设计 | 第17-31页 |
| ·毛刺、竞争、冒险和亚稳态 | 第17-20页 |
| ·信号同步 | 第20-22页 |
| ·握手信号处理 | 第22-25页 |
| ·普通数据路径设计 | 第25-26页 |
| ·结绳法 | 第26-28页 |
| ·伴随有效控制信号 | 第28-29页 |
| ·本章小结 | 第29-31页 |
| 第三章 异步FIFO 的设计 | 第31-51页 |
| ·高级数据路径设计 | 第31页 |
| ·异步FIFO 的设计介绍 | 第31-34页 |
| ·异步FIFO 功能描述 | 第31-33页 |
| ·异步FIFO 设计原理 | 第33-34页 |
| ·异步FIFO 的设计难点 | 第34-35页 |
| ·亚稳态的解决 | 第34页 |
| ·空/满标志的产生 | 第34-35页 |
| ·异步FIFO 的设计 | 第35-50页 |
| ·二进制指针和格雷码指针 | 第36-37页 |
| ·I/O 端口定义 | 第37-38页 |
| ·异步FIFO 设计方案一 | 第38-40页 |
| ·异步FIFO 设计方案二 | 第40-42页 |
| ·异步FIFO 设计方案三 | 第42-45页 |
| ·异步FIFO 设计方案四 | 第45-49页 |
| ·设计比较 | 第49-50页 |
| ·本章小结 | 第50-51页 |
| 第四章 FIFO 在CFHC 中的应用 | 第51-59页 |
| ·CFHC 架构 | 第51-53页 |
| ·CFHC 中数据缓冲模块的功能实现 | 第53-54页 |
| ·数据缓存模块设计 | 第54-56页 |
| ·仿真与结果分析 | 第56-57页 |
| ·本章小结 | 第57-59页 |
| 第五章 结束语 | 第59-61页 |
| 致谢 | 第61-63页 |
| 参考文献 | 第63-65页 |
| 作者攻读硕士期间的研究成果和参加的科研项目 | 第65-67页 |
| 附录A | 第67-69页 |
| 附录B | 第69-71页 |
| 附录C | 第71-73页 |
| 附录D | 第73-74页 |