| 致谢 | 第1-5页 |
| 摘要 | 第5-6页 |
| Abstract | 第6-8页 |
| 目次 | 第8-9页 |
| 1 绪论 | 第9-24页 |
| ·研究背景 | 第9-10页 |
| ·CMOS集成电路分析 | 第10-19页 |
| ·MCML电路特点分析 | 第19-21页 |
| ·MCML国内外研究现状 | 第21-24页 |
| 2 MCML/TG原理分析及构成 | 第24-34页 |
| ·MCML电路详细介绍 | 第24-25页 |
| ·TG电路简介 | 第25-27页 |
| ·MCML与TG结合及其数学描述 | 第27-34页 |
| 3 基于MCML/TG的三值组合电路设计 | 第34-52页 |
| ·Post代数系统中的MCML/TG电路实现 | 第34-40页 |
| ·模代数系统中的MCML/TG电路实现 | 第40-46页 |
| ·三值T门及全加器 | 第46-52页 |
| 4 基于MCML/TG的三值时序电路设计 | 第52-61页 |
| ·三值D-latch电路 | 第52-53页 |
| ·主从触发器 | 第53-55页 |
| ·双边沿触发器 | 第55-57页 |
| ·JKL触发器 | 第57-61页 |
| 5 MCML/TG电路性能分析及扩展 | 第61-67页 |
| ·电路性能分析 | 第61-63页 |
| ·MCML/TG扩展 | 第63-67页 |
| 6 结论 | 第67-69页 |
| 参考文献 | 第69-74页 |
| 作者简介 | 第74页 |