首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--放大技术、放大器论文--放大器论文--放大器:按作用分论文

数字预失真多项式的FPGA实现

摘要第1-7页
ABSTRACT第7-11页
第一章 绪论第11-18页
   ·功放线化的意义第11-12页
   ·数字与失真的主要原理第12-13页
   ·可变程逻辑器件的应用第13-17页
     ·FPGA芯片中的相应资源及功能第15-17页
   ·本章小结第17-18页
第二章 功放的模型第18-29页
   ·功放模型理论基础第18-21页
   ·各功放模型第21-26页
     ·Hammerstein模型第22页
     ·Winner-Hammerstein模型第22-23页
     ·记忆多项式(Memory-Polynomial)模型第23-24页
     ·并行Winner模型(Parallel-Winner)模型第24页
     ·记忆多项式/维纳(Memory-Polynomial/Winner)模型第24-25页
     ·综合的记忆多项式模型第25-26页
   ·实际功放模型的验证第26-27页
   ·本章小结第27-29页
第三章 数字预失真多项式的FPGA实现第29-42页
   ·数字预失模型的实现各方案比较第29页
   ·数字预失真模型的直接实现第29-41页
     ·滤波前数据产生模块的实现第31-32页
     ·滤波器组模块的实现第32-38页
     ·各模块的舍入运算的参数化设计第38-40页
     ·仿真结果验证第40-41页
   ·本章小结第41-42页
第四章 实验结果第42-54页
   ·测试环境第42页
   ·AB类功放测试结果第42-48页
     ·AB类功放二载波测试结果第42-44页
     ·AB类功放四载波测试结果第44-45页
     ·AB类功放六载波测试结果第45-46页
     ·AB类功放八载波测试结果第46-48页
   ·Doherty功放测试结果第48-53页
     ·Doherty功放二载波测试结果第48-49页
     ·Doherty功放四载波测试结果第49-50页
     ·Doherty功放六载波测试结果第50-51页
     ·Doherty功放八载波测试结果第51-53页
   ·本章小结第53-54页
第五章 多区间的记忆多项式模型第54-67页
   ·Doherty功放的输入输出曲线第54-55页
   ·分区间的记忆多项式第55-59页
     ·CORDIC算法第56-58页
     ·CORDIC算法在预失真系统中的的实现第58-59页
   ·多区间记忆多项式的仿真及测试第59-66页
   ·本章小结第66-67页
结论第67-68页
参考文献第68-70页
攻读硕士其间取得的成果第70-71页
致谢第71-72页
IV-2答辩委员会对论文的评定意见第72页

论文共72页,点击 下载论文
上一篇:LDMOS渐变沟道电流分析与建模研究
下一篇:功率器件封装的可靠性研究