摘要 | 第1-7页 |
ABSTRACT | 第7-11页 |
第一章 绪论 | 第11-18页 |
·功放线化的意义 | 第11-12页 |
·数字与失真的主要原理 | 第12-13页 |
·可变程逻辑器件的应用 | 第13-17页 |
·FPGA芯片中的相应资源及功能 | 第15-17页 |
·本章小结 | 第17-18页 |
第二章 功放的模型 | 第18-29页 |
·功放模型理论基础 | 第18-21页 |
·各功放模型 | 第21-26页 |
·Hammerstein模型 | 第22页 |
·Winner-Hammerstein模型 | 第22-23页 |
·记忆多项式(Memory-Polynomial)模型 | 第23-24页 |
·并行Winner模型(Parallel-Winner)模型 | 第24页 |
·记忆多项式/维纳(Memory-Polynomial/Winner)模型 | 第24-25页 |
·综合的记忆多项式模型 | 第25-26页 |
·实际功放模型的验证 | 第26-27页 |
·本章小结 | 第27-29页 |
第三章 数字预失真多项式的FPGA实现 | 第29-42页 |
·数字预失模型的实现各方案比较 | 第29页 |
·数字预失真模型的直接实现 | 第29-41页 |
·滤波前数据产生模块的实现 | 第31-32页 |
·滤波器组模块的实现 | 第32-38页 |
·各模块的舍入运算的参数化设计 | 第38-40页 |
·仿真结果验证 | 第40-41页 |
·本章小结 | 第41-42页 |
第四章 实验结果 | 第42-54页 |
·测试环境 | 第42页 |
·AB类功放测试结果 | 第42-48页 |
·AB类功放二载波测试结果 | 第42-44页 |
·AB类功放四载波测试结果 | 第44-45页 |
·AB类功放六载波测试结果 | 第45-46页 |
·AB类功放八载波测试结果 | 第46-48页 |
·Doherty功放测试结果 | 第48-53页 |
·Doherty功放二载波测试结果 | 第48-49页 |
·Doherty功放四载波测试结果 | 第49-50页 |
·Doherty功放六载波测试结果 | 第50-51页 |
·Doherty功放八载波测试结果 | 第51-53页 |
·本章小结 | 第53-54页 |
第五章 多区间的记忆多项式模型 | 第54-67页 |
·Doherty功放的输入输出曲线 | 第54-55页 |
·分区间的记忆多项式 | 第55-59页 |
·CORDIC算法 | 第56-58页 |
·CORDIC算法在预失真系统中的的实现 | 第58-59页 |
·多区间记忆多项式的仿真及测试 | 第59-66页 |
·本章小结 | 第66-67页 |
结论 | 第67-68页 |
参考文献 | 第68-70页 |
攻读硕士其间取得的成果 | 第70-71页 |
致谢 | 第71-72页 |
IV-2答辩委员会对论文的评定意见 | 第72页 |