基于ZYNQ与AD9361的微型频谱监测设备的设计与实现
摘要 | 第4-5页 |
abstract | 第5-6页 |
第一章 绪论 | 第9-14页 |
1.1 研究背景与意义 | 第9-10页 |
1.2 国内外研究现状 | 第10-11页 |
1.3 论文主要研究内容 | 第11-12页 |
1.4 论文结构安排 | 第12-14页 |
第二章 系统方案与硬件电路设计 | 第14-28页 |
2.1 总体技术指标 | 第14页 |
2.2 系统方案设计 | 第14-18页 |
2.2.1 射频前端方案设计 | 第14-16页 |
2.2.2 基带处理单元方案设计 | 第16-17页 |
2.2.3 总体方案设计 | 第17-18页 |
2.3 硬件电路设计 | 第18-27页 |
2.3.1 射频前端的电路设计 | 第19-21页 |
2.3.2 基带处理部分的电路设计 | 第21-26页 |
2.3.3 电源电路的设计 | 第26-27页 |
2.4 本章小节 | 第27-28页 |
第三章 零中频结构主要问题分析 | 第28-35页 |
3.1 数字正交理论概述 | 第28-30页 |
3.1.1 信号的解析表示 | 第28-29页 |
3.1.2 正交下变频原理 | 第29-30页 |
3.2 本振泄露 | 第30-31页 |
3.3 直流偏置 | 第31-33页 |
3.4 镜像干扰 | 第33-34页 |
3.5 本章小节 | 第34-35页 |
第四章 集成射频前端设计 | 第35-49页 |
4.1 AD9361芯片介绍 | 第35-36页 |
4.2 AD9361工作原理 | 第36-37页 |
4.3 寄存器分类及配置 | 第37-48页 |
4.3.1 AD9361配置流程 | 第37-40页 |
4.3.2 各模块参数设置 | 第40-45页 |
4.3.3 寄存器配置程序设计 | 第45-48页 |
4.4 本章小节 | 第48-49页 |
第五章 基带处理单元设计 | 第49-69页 |
5.1 ZYNQ片上系统介绍 | 第49-51页 |
5.1.1 体系结构 | 第49-50页 |
5.1.2 AXI协议 | 第50-51页 |
5.1.3 ZYNQ开发工具 | 第51页 |
5.2 基带部分IP核的设计 | 第51-66页 |
5.2.1 ADF4350寄存器配置IP核设计 | 第52-55页 |
5.2.2 直流偏置与镜像干扰IP核设计 | 第55-58页 |
5.2.3 FFTIP核设计 | 第58-63页 |
5.2.4 时钟校正IP核设计 | 第63-66页 |
5.3 片上硬件逻辑系统的搭建 | 第66-68页 |
5.4 本章小节 | 第68-69页 |
第六章 平台测试与分析 | 第69-80页 |
6.1 硬件电路的调试 | 第69-71页 |
6.2 ZYNQ的启动与配置 | 第71-74页 |
6.2.1 ZYNQ启动过程简介 | 第71页 |
6.2.2 ZYNQ启动模式设置 | 第71-72页 |
6.2.3 启动文件制作 | 第72-74页 |
6.3 频谱测试结果分析 | 第74-79页 |
6.3.1 测试平台搭建 | 第74-75页 |
6.3.2 频率监测范围测试 | 第75-77页 |
6.3.3 实时带宽测试 | 第77-78页 |
6.3.4 直流偏置和镜像干扰测试 | 第78页 |
6.3.5 系统功耗测试 | 第78-79页 |
6.4 本章小节 | 第79-80页 |
第七章 总结与展望 | 第80-82页 |
7.1 工作总结 | 第80页 |
7.2 工作展望 | 第80-82页 |
致谢 | 第82-83页 |
参考文献 | 第83-85页 |