摘要 | 第4-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第10-18页 |
1.1 研究工作的背景与意义 | 第10-12页 |
1.2 国内外研究现状 | 第12-16页 |
1.2.1 功率放大器的国内外研究现状 | 第12-14页 |
1.2.2 低噪声放大器的国内外研究现状 | 第14-16页 |
1.3 本文的主要内容与组织结构 | 第16-18页 |
第二章 毫米波功率放大器设计基础 | 第18-29页 |
2.1 功率放大器的分类 | 第18-19页 |
2.2 功率放大器的性能指标 | 第19-21页 |
2.2.1 功率增益及增益平坦度 | 第19页 |
2.2.2 功率附加效率 | 第19页 |
2.2.3 输出功率 | 第19-20页 |
2.2.4 线性度 | 第20-21页 |
2.2.5 稳定性 | 第21页 |
2.3 CMOS毫米波功率放大器设计中的困难 | 第21-22页 |
2.4 高性能毫米波CMOS功率放大器常用设计方法 | 第22-28页 |
2.4.1 晶体管堆栈技术 | 第22-23页 |
2.4.2 开关型功率放大器 | 第23-24页 |
2.4.3 功率合成技术 | 第24-28页 |
2.5 本章小结 | 第28-29页 |
第三章 K波段/E波段功率放大器设计 | 第29-60页 |
3.1 基于变压器耦合两路K波段功率放大器设计 | 第29-42页 |
3.1.1 工艺介绍 | 第29-30页 |
3.1.2 总体设计方案 | 第30-31页 |
3.1.3 晶体管尺寸选择及偏置确定 | 第31-33页 |
3.1.4 无源结构的设计 | 第33-37页 |
3.1.5 匹配网络的设计 | 第37-38页 |
3.1.6 版图设计 | 第38-39页 |
3.1.7 EM仿真及验证结果 | 第39-42页 |
3.2 基于功率合成四路E波段功率放大器设计 | 第42-59页 |
3.2.1 工艺介绍 | 第42-43页 |
3.2.2 总体设计方案 | 第43-45页 |
3.2.3 晶体管尺寸选择及偏置确定 | 第45-47页 |
3.2.4 电容中和伪差分结构的分析与设计 | 第47-48页 |
3.2.5 功率合成器的分析与设计 | 第48-51页 |
3.2.6 匹配网络的设计 | 第51-54页 |
3.2.7 版图设计 | 第54-55页 |
3.2.8 EM仿真及验证结果 | 第55-59页 |
3.3 本章小结 | 第59-60页 |
第四章 毫米波低噪声放大器设计基础 | 第60-69页 |
4.1 噪声分析 | 第60-61页 |
4.1.1 热噪声 | 第60-61页 |
4.1.2 闪烁噪声 | 第61页 |
4.1.3 散粒噪声 | 第61页 |
4.2 低噪声放大器的性能指标 | 第61-64页 |
4.2.1 增益 | 第61页 |
4.2.2 噪声系数 | 第61-63页 |
4.2.3 稳定性 | 第63页 |
4.2.4 回波损耗 | 第63页 |
4.2.5 动态范围及线性度 | 第63-64页 |
4.3 低噪声放大器的典型结构 | 第64-68页 |
4.3.1 共栅结构 | 第64-65页 |
4.3.2 电感反馈共源结构 | 第65-66页 |
4.3.3 Gm-boost结构 | 第66-68页 |
4.4 本章小结 | 第68-69页 |
第五章 K波段/E波段低噪声放大器设计 | 第69-85页 |
5.1 K波段低噪声放大器设计 | 第69-75页 |
5.1.1 总体设计方案 | 第69-70页 |
5.1.2 Cascode放大器分析 | 第70-71页 |
5.1.3 晶体管尺寸及偏置确定 | 第71-72页 |
5.1.4 阻抗匹配网络及LC调谐网络分析 | 第72-73页 |
5.1.5 版图设计 | 第73页 |
5.1.6 EM仿真及验证结果 | 第73-75页 |
5.2 E波段低噪声放大器设计 | 第75-84页 |
5.2.1 总体设计方案 | 第76页 |
5.2.2 源级负反馈结构分析 | 第76-77页 |
5.2.3 Cascode级间电感补偿技术分析 | 第77-79页 |
5.2.4 阻抗匹配网络设计 | 第79-80页 |
5.2.5 版图设计 | 第80页 |
5.2.6 EM仿真及验证结果 | 第80-84页 |
5.3 本章小结 | 第84-85页 |
第六章 总结与展望 | 第85-87页 |
6.1 主要工作及创新点总结 | 第85-86页 |
6.2 展望 | 第86-87页 |
参考文献 | 第87-91页 |
攻读硕士学位期间发表的科研成果 | 第91-92页 |
致谢 | 第92-93页 |