首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

面向物联网应用的低功耗SoC平台设计

致谢第4-5页
摘要第5-6页
Abstract第6页
1 绪论第10-15页
    1.1 论文背景及意义第10-11页
    1.2 国内外研究现状第11-12页
    1.3 论文的主要内容第12-15页
2 低功耗蓝牙协议及SoC低功耗设计概述第15-22页
    2.1 低功耗蓝牙体系结构第15页
    2.2 低功耗蓝牙链路层协议第15-18页
        2.2.1 链路层状态机第15-17页
        2.2.2 报文第17-18页
        2.2.3 信道第18页
    2.3 SoC功耗来源第18-20页
        2.3.1 动态功耗第19页
        2.3.2 静态功耗第19-20页
    2.4 低功耗设计方法第20-22页
        2.4.1 多电压域第20页
        2.4.2 电源门控第20页
        2.4.3 门控时钟第20-22页
3 低功耗蓝牙基带设计第22-44页
    3.1 总体架构设计第22-23页
    3.2 链路控制模块设计第23-34页
        3.2.1 事件调度模块第23-25页
        3.2.2 事件控制模块第25-30页
        3.2.3 包控制模块第30-32页
        3.2.4 白名单搜索模块第32-34页
    3.3 比特流模块设计第34-35页
        3.3.1 循环冗余校验模块第34页
        3.3.2 白化模块第34-35页
    3.4 加密模块设计第35-36页
    3.5 频率选择模块设计第36-38页
    3.6 射频控制模块设计第38-42页
    3.7 时钟生成模块设计第42-44页
4 SoC低功耗设计第44-57页
    4.1 多电压域与电源管理设计第44-50页
        4.1.1 多电压域设计第44-46页
        4.1.2 AON模块与Deep Sleep模式第46-50页
    4.2 时钟管理模块设计第50-57页
        4.2.1 整体架构第50-51页
        4.2.2 时钟生成第51-54页
        4.2.3 时钟管理第54-57页
5 平台验证与芯片测试第57-82页
    5.1 仿真验证第57-65页
        5.1.1 仿真平台搭建第57-59页
        5.1.2 基带射频配置仿真第59-60页
        5.1.3 基带通信仿真第60-61页
        5.1.4 时钟分频仿真第61-62页
        5.1.5 时钟低功耗模式仿真第62-65页
    5.2 逻辑综合与功耗评估第65-68页
    5.3 物联网应用FPGA测试第68-72页
        5.3.1 心率实时检测应用第69-71页
        5.3.2 家电智能控制应用第71-72页
    5.4 芯片测试第72-82页
        5.4.1 芯片功耗测试第74-78页
        5.4.2 芯片BLE测试第78-82页
6 总结与展望第82-83页
参考文献第83-85页

论文共85页,点击 下载论文
上一篇:蝗绿僵菌β-tubulin和MaPpt1基因功能研究
下一篇:交直流叠加高频高压开关电源及其放电等离子体在多种污染物治理中的应用研究