针对动芯基带芯片的多核模拟平台的设计与实现
摘要 | 第3-4页 |
Abstract | 第4-5页 |
注释表 | 第12-13页 |
第1章 绪论 | 第13-19页 |
1.1 研究背景 | 第13-14页 |
1.2 国内外研究现状 | 第14-16页 |
1.3 课题研究的内容 | 第16-18页 |
1.4 论文的组织结构 | 第18-19页 |
第2章 模拟器综述与多核模拟技术 | 第19-30页 |
2.1 模拟器相关技术介绍 | 第19-24页 |
2.1.1 嵌入式开发方式比较 | 第20-21页 |
2.1.2 体系结构软件模拟方法 | 第21-23页 |
2.1.3 指令集模拟器模拟技术 | 第23-24页 |
2.2 多核模拟的实验平台介绍 | 第24-27页 |
2.2.1 动芯DSP指令集模拟器的整体结构 | 第25-26页 |
2.2.2 动芯DSP指令集模拟器的数据结构 | 第26-27页 |
2.3 多核模拟的核心研究方向 | 第27-29页 |
2.4 本章小结 | 第29-30页 |
第3章 多核模拟器中关键技术的设计与实现 | 第30-53页 |
3.1 多核模拟器中并行机制的设计与实现 | 第30-41页 |
3.1.1 多核模拟的并行执行 | 第31-34页 |
3.1.2 多核模拟的并行调试 | 第34-37页 |
3.1.3 多核模拟器并行化地加载与启动 | 第37-40页 |
3.1.4 多核模拟器的初始化 | 第40-41页 |
3.2 多核模拟器中核间通信的设计与实现 | 第41-43页 |
3.3 多核模拟器中核间同步的设计与实现 | 第43-47页 |
3.3.1 指令功能函数 | 第43-45页 |
3.3.2 基于互斥锁的核间同步指令 | 第45-46页 |
3.3.3 基于信号量的核间同步指令 | 第46-47页 |
3.4 多核模拟器中中断控制的设计与实现 | 第47-51页 |
3.4.1 DSP核接收中断请求 | 第48-50页 |
3.4.2 DSP核中断控制器的具体实现 | 第50-51页 |
3.5 本章小结 | 第51-53页 |
第4章 动芯多核模拟平台的架构设计与实现 | 第53-63页 |
4.1 动芯多核模拟平台的核心模块 | 第53-54页 |
4.2 核心功能模块的具体实现 | 第54-62页 |
4.2.1 DMA控制器模块 | 第54-58页 |
4.2.2 硬件加速器模块 | 第58-62页 |
4.3 本章小结 | 第62-63页 |
第5章 动芯多核模拟平台的功能验证 | 第63-72页 |
5.1 模块级功能验证 | 第63-70页 |
5.1.1 多核模拟的关键技术验证 | 第63-68页 |
5.1.2 动芯多核模拟平台模块功能验证 | 第68-70页 |
5.2 系统级功能验证 | 第70-71页 |
5.3 本章小结 | 第71-72页 |
第6章 总结与展望 | 第72-74页 |
6.1 工作总结 | 第72-73页 |
6.2 未来展望 | 第73-74页 |
参考文献 | 第74-78页 |
致谢 | 第78-79页 |
攻读硕士学位期间从事的科研工作及取得的成果 | 第79-80页 |
附件 | 第80页 |