时栅传感器高速动态测量解算方法研究
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 1 绪论 | 第10-18页 |
| ·研究的背景、来源和意义 | 第10-11页 |
| ·国内外研究现状 | 第11-16页 |
| ·位移测量传感器的研究现状 | 第11-14页 |
| ·动态测量的研究现状 | 第14-15页 |
| ·时栅位移传感器研究现状 | 第15-16页 |
| ·研究内容 | 第16-18页 |
| 2 基于 FPGA 的时栅传感器动态测量工作原理 | 第18-28页 |
| ·动态测量的数据处理和面临的问题 | 第18-20页 |
| ·动态测量数据处理 | 第18-19页 |
| ·动态测量面临的问题 | 第19-20页 |
| ·时栅位移传感器 | 第20-24页 |
| ·时空坐标转换理论 | 第20-22页 |
| ·时栅位移传感器的测量原理 | 第22-24页 |
| ·时栅位移传感器的动态测量系统 | 第24-26页 |
| ·本章小结 | 第26-28页 |
| 3 时栅传感器动态测量解算方法 | 第28-42页 |
| ·时栅传感器动态测量面临的问题 | 第28-29页 |
| ·提高传感器动态特性的方法 | 第29-33页 |
| ·传感器本身的机理方面 | 第30-31页 |
| ·硬件电路 | 第31-32页 |
| ·软件方法 | 第32-33页 |
| ·提高时栅传感器动态测量的解算方法 | 第33-40页 |
| ·时栅传感器测量机理 | 第33-34页 |
| ·优化硬件电路提高时间测量分辨率 | 第34-38页 |
| ·用软件细分插补算法实现高精度时间差测量 | 第38-40页 |
| ·本章小结 | 第40-42页 |
| 4 时栅高速测量的系统方案及硬件电路设计 | 第42-56页 |
| ·系统的总体方案 | 第42-43页 |
| ·可编程逻辑设计技术 | 第43-45页 |
| ·可编程逻辑简介 | 第43-44页 |
| ·FPGA 结构和工作原理 | 第44-45页 |
| ·系统的硬件设计 | 第45-54页 |
| ·FPGA 芯片的选择及配置电路设计 | 第46-48页 |
| ·A/D 转换电路设计 | 第48-51页 |
| ·D/A 转换电路 | 第51页 |
| ·USB 电路设计 | 第51-54页 |
| ·印刷电路板电磁兼容设计 | 第54页 |
| ·本章小结 | 第54-56页 |
| 5 系统软件设计 | 第56-70页 |
| ·系统软件概述 | 第56页 |
| ·FPGA 设计流程及开发软件 | 第56-60页 |
| ·FPGA 的设计开发流程 | 第56-57页 |
| ·Quartus:Ⅱ软件简介 | 第57-58页 |
| ·VHDL 硬件描述语言 | 第58-59页 |
| ·SOPC 系统 | 第59-60页 |
| ·FPGA 软件设计 | 第60-64页 |
| ·FPGA 片上系统构架设计 | 第60-61页 |
| ·Nios II 软核处理器设计 | 第61-63页 |
| ·PLL(时钟锁相环)设计 | 第63页 |
| ·FIFO 存储器设计 | 第63-64页 |
| ·算法设计 | 第64-68页 |
| ·正弦信号插补算法 | 第64-67页 |
| ·算法软件设计 | 第67-68页 |
| ·本章小结 | 第68-70页 |
| 6 实验研究 | 第70-78页 |
| ·实验系统 | 第70-72页 |
| ·USB 通讯模块的调试 | 第72页 |
| ·信号的采集实验 | 第72-75页 |
| ·实验数据插补运算处理 | 第75-76页 |
| ·本章小结 | 第76-78页 |
| 7 总结和展望 | 第78-80页 |
| ·总结 | 第78-79页 |
| ·展望 | 第79-80页 |
| 致谢 | 第80-82页 |
| 参考文献 | 第82-84页 |
| 个人简历、在学期间发表的学术论文及取得的研究成果 | 第84页 |