总线低功耗编码算法研究及其物理设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·研究背景 | 第7-8页 |
·深亚微米工艺条件下所面临的问题 | 第7页 |
·互连编码技术的应用 | 第7-8页 |
·国内外互连编码研究现状 | 第8-11页 |
·国外互连编码研究现状 | 第8-11页 |
·国内互连编码研究现状 | 第11页 |
·论文主要内容和章节安排 | 第11-13页 |
第二章 深亚微米互连线分析及其编码方法 | 第13-29页 |
·传统总线模型及其延时计算 | 第13-15页 |
·传统总线模型 | 第13-14页 |
·Elmore 延时模型 | 第14-15页 |
·深亚微米互连线分析 | 第15-18页 |
·深亚微米互连线时延分析 | 第18-20页 |
·DSM 互连线编码的发展 | 第20-28页 |
·低功耗编码 | 第20-22页 |
·串扰抑制编码 | 第22-28页 |
·小结 | 第28-29页 |
第三章 深亚微米信道查错/纠错编码 | 第29-37页 |
·差错系统的分类 | 第29-30页 |
·纠错码的分类 | 第30-31页 |
·汉明编码 | 第31-33页 |
·DSM 信道的差纠错编码 | 第33-35页 |
·小结 | 第35-37页 |
第四章 改进的汉明纠错编码 | 第37-47页 |
·统一编码的折衷选择 | 第37-38页 |
·改进汉明编码的原理及电路设计 | 第38-44页 |
·改进汉明编码思想 | 第38-41页 |
·编码电路设计 | 第41-43页 |
·解码电路设计 | 第43-44页 |
·实验及结果分析 | 第44-46页 |
·小结 | 第46-47页 |
第五章 低功耗 CIS 接口电路的物理设计 | 第47-63页 |
·CIS 数据接口 | 第47-49页 |
·CIS 接口电路物理设计 | 第49-59页 |
·Design Compiler 综合流程 | 第50-53页 |
·Astro 布局布线流程 | 第53-59页 |
·电路性能评估 | 第59-61页 |
·提交文件及后仿 | 第61-62页 |
·小结 | 第62-63页 |
第六章 结束语 | 第63-65页 |
致谢 | 第65-67页 |
参考文献 | 第67-70页 |