基于CPLD的光栅数据采集系统的设计开发与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-11页 |
| ·课题的提出及意义 | 第9页 |
| ·课题的研究内容及目的 | 第9-11页 |
| 第2章 应用EDA技术开发可编程逻辑器件的基础 | 第11-18页 |
| ·可编程逻辑器件的发展历程与可编程逻辑器件的选择 | 第11-12页 |
| ·系统开发过程使用的开发环境 | 第12-13页 |
| ·系统开发使用的语言介绍 | 第13-14页 |
| ·可编程逻辑器件的设计流程 | 第14-15页 |
| ·CPLD器件的加载配置 | 第15-17页 |
| ·JTAG边界扫描技术 | 第16页 |
| ·JTAG测试原理 | 第16-17页 |
| ·本章小结 | 第17-18页 |
| 第3章 光栅数据采集系统的构成 | 第18-25页 |
| ·光栅传感器及其工作原理 | 第18-20页 |
| ·光栅传感器信号采集系统的电路设计 | 第20-23页 |
| ·RS422差分信号接收器 | 第21-22页 |
| ·6N137光电耦合器 | 第22页 |
| ·CPLD的选择 | 第22-23页 |
| ·DIP开关 | 第23页 |
| ·隔离电源DC/DC | 第23页 |
| ·ISA总线接口 | 第23-24页 |
| ·本章小结 | 第24-25页 |
| 第4章 由EPM7128SLC构成的信号处理单元 | 第25-48页 |
| ·EPM7128SLC信号处理单元原理框图 | 第25-26页 |
| ·分频器模块 | 第26-29页 |
| ·分频器逻辑结构 | 第27页 |
| ·分频器VHDL语言描述 | 第27-28页 |
| ·分频器仿真 | 第28页 |
| ·D触发器的VHDL语言描述 | 第28-29页 |
| ·D触发器波形仿真 | 第29页 |
| ·信号辨向和细分模块 | 第29-35页 |
| ·信号辨向和细分模块逻辑结构及引脚 | 第30页 |
| ·信号辨向和细分原理分析 | 第30-32页 |
| ·信号辨向和细分模块的VHDL描述 | 第32-34页 |
| ·信号辨向和细分模块的波形仿真 | 第34-35页 |
| ·地址选择电路 | 第35-39页 |
| ·地址译码模块内部结构 | 第35-36页 |
| ·基址比较电路模块 | 第36页 |
| ·变址译码电路模块 | 第36-37页 |
| ·地址译码电路的VHDL描述 | 第37-38页 |
| ·地址模块波形仿真 | 第38-39页 |
| ·16位可逆计数器模块 | 第39-44页 |
| ·16位计数器模块引脚排列 | 第39-40页 |
| ·16位可逆计数器的VHDL描述 | 第40-42页 |
| ·可逆计数器波形仿真 | 第42-43页 |
| ·计数器清零的原理及其波形仿真 | 第43-44页 |
| ·数据总线接口模块 | 第44-46页 |
| ·总线接口模块的逻辑结构 | 第44页 |
| ·数据总线接口模块的VHDL描述 | 第44-45页 |
| ·数据总线接口模块的波形仿真 | 第45-46页 |
| ·EPM7128SLC的引脚锁定 | 第46-47页 |
| ·本章小结 | 第47-48页 |
| 第5章 板卡的用户测试程序 | 第48-56页 |
| ·DELPHI简介 | 第48页 |
| ·实现I/O端口的读写 | 第48页 |
| ·光栅测量系统测试程序所用几个控件简述 | 第48-52页 |
| ·与输入、输出有关的控件 | 第48-50页 |
| ·label控件 | 第49页 |
| ·Edit控件 | 第49-50页 |
| ·按钮类控件 | 第50-51页 |
| ·Button控件 | 第50-51页 |
| ·CheckBox控件 | 第51页 |
| ·用于分组的控件 | 第51-52页 |
| ·光栅测量系统测试程序的建立 | 第52页 |
| ·界面一览 | 第52-55页 |
| ·具体操作演示 | 第53-55页 |
| ·读数据 | 第53-54页 |
| ·清零操作 | 第54-55页 |
| ·本章小结 | 第55-56页 |
| 第6章 总结 | 第56-58页 |
| 参考文献 | 第58-60页 |
| 攻读硕士学位期间发表论文情况 | 第60-61页 |
| 致谢 | 第61-62页 |
| 附录1 信号处理单元的VHDL描述 | 第62-65页 |
| 附录2 电路原理图 | 第65-66页 |
| 附录3 PCB制板图 | 第66-67页 |