基于千兆网的双相机高速同步采集系统设计
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪 论 | 第9-19页 |
·课题背景 | 第9页 |
·国内外研究现状及分析 | 第9-17页 |
·CCD的发展现状及展望 | 第9-11页 |
·图像采集卡的发展现状及展望 | 第11-13页 |
·接口总线的发展 | 第13-16页 |
·多相机采集系统的发展现状分析 | 第16-17页 |
·课题的研究目的和意义 | 第17页 |
·课题的来源及论文主要内容 | 第17-19页 |
第2章 双相机高速同步采集系统总体方案 | 第19-29页 |
·系统总体方案 | 第19-20页 |
·系统的主要硬件组成部分 | 第20-27页 |
·DALSA CA-D6 相机 | 第20-23页 |
·图像采集卡 | 第23-25页 |
·PC-DIG采集卡与CA-D6 相机接口 | 第25-26页 |
·LVDS 接口 | 第26页 |
·千兆以太网 | 第26-27页 |
·同步触发控制模块 | 第27页 |
·系统的软件组成部分 | 第27-28页 |
·本章小结 | 第28-29页 |
第3章 同步触发控制模块 | 第29-42页 |
·同步触发控制模块设计方案 | 第29-30页 |
·PIC单片机特点 | 第30-31页 |
·内部结构特点 | 第30-31页 |
·键盘接口电路 | 第31-32页 |
·液晶显示电路 | 第32-34页 |
·FM240128A的结构性能特点 | 第33页 |
·硬件接口电路 | 第33-34页 |
·定时器设计模块 | 第34-36页 |
·定时器/计数器TMR1 的特点 | 第34页 |
·相关重要寄存器 | 第34-35页 |
·定时程序设计 | 第35-36页 |
·串行通讯模块 | 第36-40页 |
·串行通讯接口电路 | 第36-37页 |
·串行通讯软件设计 | 第37-40页 |
·时钟与复位电路设计 | 第40-41页 |
·本章小结 | 第41-42页 |
第4章 系统软件设计 | 第42-59页 |
·PC-DIG 采集卡类库IFC | 第42-43页 |
·服务端软件设计 | 第43-55页 |
·初始化过程 | 第44-45页 |
·相机选择模块设计 | 第45-47页 |
·图像采集模式设置模块的设计 | 第47-48页 |
·图像传输模块的设计 | 第48-51页 |
·图像预处理模块设计 | 第51-53页 |
·图像显示模块设计 | 第53-54页 |
·图像存储模块设计 | 第54-55页 |
·客户端软件设计 | 第55-58页 |
·数据接收 | 第56-58页 |
·图像显示和数据处理 | 第58页 |
·本章小结 | 第58-59页 |
第5章 系统测试 | 第59-66页 |
·测试系统组成 | 第59-60页 |
·图像的采集测试 | 第60-65页 |
·触发信号测试 | 第60-62页 |
·服务端采集调试 | 第62-63页 |
·系统联机测试 | 第63-65页 |
·本章小结 | 第65-66页 |
结论 | 第66-67页 |
参考文献 | 第67-74页 |
致谢 | 第74页 |