首页--航空、航天论文--航天(宇宙航行)论文--航天仪表、航天器设备、航天器制导与控制论文--电子设备论文

基于PCI总线的高级在轨系统帧同步信号发送器的FPGA设计

摘要第1-4页
Abstract第4-7页
第一章 引言第7-13页
   ·课题背景第7-11页
     ·高级在轨系统(AOS)第7-8页
     ·FPGA简介第8-9页
     ·VHDL简介第9-10页
     ·EDA技术第10-11页
   ·课题主要内容第11-12页
   ·课题的意义第12页
   ·本论文章节安排第12-13页
第二章 帧同步信号发送器的总体设计第13-21页
   ·总体方案第13-14页
   ·开发工具QuartusII简介第14-16页
   ·Cyclone器件第16-18页
   ·FPGA开发板简介第18-21页
第三章 帧同步信号发送器的硬件设计与实现第21-47页
   ·FIFO1模块的硬件实现第22-25页
   ·BUSMUX模块第25-26页
   ·空帧填充模块第26-35页
     ·ROM模块第27-28页
     ·时序控制器第28-32页
     ·产生数据源切换信号第32-35页
   ·FIFO2模块第35-36页
   ·并串转换模块第36-40页
     ·移位时序控制器第36-38页
     ·产生装载信号第38-39页
     ·移位寄存器SR第39-40页
   ·位同步脉冲产生模块第40-42页
   ·分频模块第42页
   ·总体硬件设计第42-44页
   ·时序性能分析第44-47页
第四章 PCI局部总线研究第47-57页
   ·PCI总线综述第47页
   ·PCI总线信号的定义第47-50页
     ·系统信号定义第47-48页
     ·地址和数据信号定义第48-49页
     ·接口控制信号第49页
     ·仲裁信号第49页
     ·错误报告信号第49-50页
     ·中断信号第50页
   ·PCI命令第50页
   ·PCI总线的传输机制第50-51页
   ·PCI的编址第51页
   ·PCI配置寄存器以及访问第51-53页
   ·PCI总线读写访问时序第53-57页
     ·配置读访问时序第53-54页
     ·PCI配置写访问时序第54页
     ·I/O空间和存储器空间读访问时序第54-55页
     ·I/O空间和存储器空间写访问时序第55-57页
第五章 PCI总线控制器的设计与实现第57-69页
   ·PCI目标设备总线控制器的基本功能第57-58页
   ·PCI目标设备总线控制器的设计第58-69页
     ·生成奇偶校验位第59页
     ·检测奇偶校验位第59-61页
     ·配置空间寄存器第61-65页
     ·命令寄存器和地址计数器第65-66页
     ·控制目标设备的状态第66-68页
     ·PCI目标设备总线控制器第68-69页
第六章 基于PCI的帧同步信号发送器的FPGA实现第69-75页
   ·总体设计的FPGA实现第69-71页
   ·课题设计过程中的难点和解决办法第71-75页
     ·毛刺现象第71-72页
     ·门控时钟第72-73页
     ·多时钟系统第73-75页
第七章 Windows驱动和应用程序第75-81页
第八章 总结第81-83页
参考文献第83-86页
附录A 帧同步发送器原理图第86-88页
附录B PCI内核与用户模块连接图第88-89页
致谢第89-90页
作者简介第90页

论文共90页,点击 下载论文
上一篇:一般非线性奇异抛物问题有限元方法
下一篇:回民区中学教师应用信息技术的现状与对策分析