摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 引言 | 第7-13页 |
·课题背景 | 第7-11页 |
·高级在轨系统(AOS) | 第7-8页 |
·FPGA简介 | 第8-9页 |
·VHDL简介 | 第9-10页 |
·EDA技术 | 第10-11页 |
·课题主要内容 | 第11-12页 |
·课题的意义 | 第12页 |
·本论文章节安排 | 第12-13页 |
第二章 帧同步信号发送器的总体设计 | 第13-21页 |
·总体方案 | 第13-14页 |
·开发工具QuartusII简介 | 第14-16页 |
·Cyclone器件 | 第16-18页 |
·FPGA开发板简介 | 第18-21页 |
第三章 帧同步信号发送器的硬件设计与实现 | 第21-47页 |
·FIFO1模块的硬件实现 | 第22-25页 |
·BUSMUX模块 | 第25-26页 |
·空帧填充模块 | 第26-35页 |
·ROM模块 | 第27-28页 |
·时序控制器 | 第28-32页 |
·产生数据源切换信号 | 第32-35页 |
·FIFO2模块 | 第35-36页 |
·并串转换模块 | 第36-40页 |
·移位时序控制器 | 第36-38页 |
·产生装载信号 | 第38-39页 |
·移位寄存器SR | 第39-40页 |
·位同步脉冲产生模块 | 第40-42页 |
·分频模块 | 第42页 |
·总体硬件设计 | 第42-44页 |
·时序性能分析 | 第44-47页 |
第四章 PCI局部总线研究 | 第47-57页 |
·PCI总线综述 | 第47页 |
·PCI总线信号的定义 | 第47-50页 |
·系统信号定义 | 第47-48页 |
·地址和数据信号定义 | 第48-49页 |
·接口控制信号 | 第49页 |
·仲裁信号 | 第49页 |
·错误报告信号 | 第49-50页 |
·中断信号 | 第50页 |
·PCI命令 | 第50页 |
·PCI总线的传输机制 | 第50-51页 |
·PCI的编址 | 第51页 |
·PCI配置寄存器以及访问 | 第51-53页 |
·PCI总线读写访问时序 | 第53-57页 |
·配置读访问时序 | 第53-54页 |
·PCI配置写访问时序 | 第54页 |
·I/O空间和存储器空间读访问时序 | 第54-55页 |
·I/O空间和存储器空间写访问时序 | 第55-57页 |
第五章 PCI总线控制器的设计与实现 | 第57-69页 |
·PCI目标设备总线控制器的基本功能 | 第57-58页 |
·PCI目标设备总线控制器的设计 | 第58-69页 |
·生成奇偶校验位 | 第59页 |
·检测奇偶校验位 | 第59-61页 |
·配置空间寄存器 | 第61-65页 |
·命令寄存器和地址计数器 | 第65-66页 |
·控制目标设备的状态 | 第66-68页 |
·PCI目标设备总线控制器 | 第68-69页 |
第六章 基于PCI的帧同步信号发送器的FPGA实现 | 第69-75页 |
·总体设计的FPGA实现 | 第69-71页 |
·课题设计过程中的难点和解决办法 | 第71-75页 |
·毛刺现象 | 第71-72页 |
·门控时钟 | 第72-73页 |
·多时钟系统 | 第73-75页 |
第七章 Windows驱动和应用程序 | 第75-81页 |
第八章 总结 | 第81-83页 |
参考文献 | 第83-86页 |
附录A 帧同步发送器原理图 | 第86-88页 |
附录B PCI内核与用户模块连接图 | 第88-89页 |
致谢 | 第89-90页 |
作者简介 | 第90页 |