USB2.0控制器芯片物理层数据处理模块的研究
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·起因 | 第7-8页 |
·USB 的设计目标 | 第8页 |
·使用的分类 | 第8-9页 |
·特色 | 第9-11页 |
第二章 USB 系统原理 | 第11-41页 |
·USB 系统的描述 | 第11-20页 |
·总线布局技术 | 第11-12页 |
·物理接口 | 第12-13页 |
·电源 | 第13-14页 |
·总线协议 | 第14页 |
·健壮性 | 第14-15页 |
·系统设置 | 第15-16页 |
·数据流种类 | 第16-17页 |
·USB 设备 | 第17-20页 |
·USB 主机:硬件和软件 | 第20页 |
·体系结构的扩充 | 第20页 |
·USB 数据流模型 | 第20-32页 |
·USB 通信流 | 第25-26页 |
·设备端点 | 第26-27页 |
·通道 | 第27-30页 |
·传送类型 | 第30-32页 |
·USB 通信协议 | 第32-39页 |
·包的类型格式 | 第32-36页 |
·帧和微帧结构 | 第36页 |
·USB 传输类型 | 第36-37页 |
·握手响应 | 第37-39页 |
·本章小结 | 第39-41页 |
第三章 USB2.0 控制器结构 | 第41-51页 |
·USB2.0 控制器系统结构硬件构成 | 第41-42页 |
·USB2.0 控制器芯片结构 | 第42-48页 |
·USB2.0 控制器 PHY 模块 | 第44-48页 |
·USB 控制器 LINK 模块 | 第48页 |
·本章小结 | 第48-51页 |
第四章 USB 接口电路物理层数据处理模块的设计 | 第51-61页 |
·系统结构框图 | 第51页 |
·USB 接口电路物理层数据处理模块 | 第51-56页 |
·发送状态机 | 第51-52页 |
·接收状态机 | 第52-53页 |
·NRZI 编码、解码 | 第53-54页 |
·BIT 填充、去除 | 第54-55页 |
·串行/并行转换 | 第55页 |
·并行/串行转换 | 第55-56页 |
·SYNC/EOP 信号的产生和检查 | 第56页 |
·设计的 Verilog-HDL 实现 | 第56页 |
·自上而下(Tope-Down)的设计方法 | 第56-58页 |
·利用硬件描述语言(HDL)的硬件电路设计方法 | 第58-59页 |
·设计工具 | 第59-60页 |
·Verilog HDL 语言 | 第59-60页 |
·编译、仿真软件——Quartus Ⅱ4.2 | 第60页 |
·综合软件——Synplicity Pro | 第60页 |
·本章小结 | 第60-61页 |
第五章 仿真结果分析 | 第61-65页 |
第六章 总结 | 第65-67页 |
致谢 | 第67-69页 |
参考文献 | 第69-71页 |
硕士期间论文发表情况 | 第71-73页 |
附录 A 术语和缩略词 | 第73-76页 |