首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--一般性问题论文--设计论文

面向芯片级自修复的胚胎电子电路设计与实现

摘要第1-5页
Abstract第5-12页
第一章 绪论第12-18页
   ·芯片级自修复新技术的研究意义第12页
   ·生物启发式容错技术第12-14页
     ·POE 模型第12-13页
     ·胚胎电子学第13-14页
   ·胚胎电子学容错技术的研究现状分析第14-17页
     ·国外研究现状第14-16页
     ·国内研究现状第16-17页
   ·本文内容及章节安排第17-18页
第二章 胚胎电子电路的基本原理分析第18-22页
   ·生物学原理第18页
   ·胚胎电子电路的体系结构第18-19页
   ·胚胎电子电路的自诊断机制第19-20页
   ·胚胎电子电路的自修复机制第20-21页
     ·列移除机制第20-21页
     ·单细胞移除机制第21页
   ·本章小结第21-22页
第三章 胚胎电子电路的细胞电路设计第22-43页
   ·逻辑块设计第22-25页
     ·常见的逻辑块结构第22页
     ·改进的逻辑块结构第22-25页
   ·换向块(SWITCH BOX)设计第25-26页
   ·配置存储器设计第26-30页
     ·配置存储器的单元内容第26页
     ·配置存储器结构第26-30页
       ·基于查找表的配置存储器结构第27-28页
       ·基于移位寄存器的配置存储器结构第28-30页
   ·基于单细胞移除机制的自修复辅助电路设计第30-41页
     ·单细胞移除设计思想第30-33页
     ·输入输出切换器的设计第33-34页
     ·状态保持电路第34-35页
     ·单细胞移除设计方案一第35-38页
       ·基本思想第35-36页
       ·坐标发生器第36页
       ·控制模块第36-38页
     ·单细胞移除设计方案二第38-41页
       ·基本思想第38-39页
       ·控制模块第39-41页
   ·基于列移除机制的自修复辅助模块设计第41-42页
   ·本章小结第42-43页
第四章 应用实例与结果分析第43-65页
   ·实验方案及平台第43-44页
   ·基于胚胎电子阵列的应用实例设计过程第44-45页
   ·四位加法/减法器第45-50页
     ·四位加法/减法器在胚胎电子阵列上的设计过程第45-47页
     ·仿真结果及分析第47-50页
   ·模8 计数器第50-55页
     ·模8 计数器在胚胎电子阵列上的设计过程第50-52页
     ·仿真结果及分析第52-55页
   ·性能分析第55-64页
     ·资源消耗量、重构时间和容错能力对比第55-61页
       ·单细胞移除方案与列移除方案对比第55-59页
       ·两种单细胞移除方案对比第59-60页
       ·逻辑块对比第60-61页
     ·可靠性对比第61-64页
       ·可靠性模型第61-62页
       ·可靠性分析第62-64页
     ·应用电路设计能力对比第64页
   ·本章小结第64-65页
第五章 工作总结与展望第65-67页
   ·工作总结第65页
   ·展望第65-67页
参考文献第67-73页
致谢第73-74页
在学期间的研究成果及发表的学术论文第74页

论文共74页,点击 下载论文
上一篇:基于FPTA的电路演化方法研究
下一篇:基于GA-LM的BP神经网络在数字滤波器设计中的应用