首页--工业技术论文--无线电电子学、电信技术论文--雷达论文--雷达设备、雷达站论文--雷达接收设备论文--数据、图像处理及录取论文

基于多核多线程的SAR成像算法DSP架构研究

摘要第5-6页
ABSTRACT第6-7页
符号对照表第11-12页
缩略语对照表第12-15页
第一章 绪论第15-19页
    1.1 研究背景和意义第15-16页
    1.2 SAR成像实时处理技术发展第16-18页
        1.2.1 国内外DSP技术发展现状第16-17页
        1.2.2 雷达成像实时处理系统结构第17-18页
    1.3 论文的内容安排第18-19页
第二章 弹载运动平台大前斜SAR成像算法第19-31页
    2.1 引言第19页
    2.2 成像算法第19-25页
    2.3 算法验证第25-28页
    2.4 几何失真校正第28-30页
    2.5 本章小结第30-31页
第三章 文件配置及多核设计第31-45页
    3.1 引言第31页
    3.2 内存管理第31-35页
        3.2.1 CMD文件的配置第31-33页
        3.2.2 Platform配置第33-34页
        3.2.3 .cfg文件配置第34-35页
    3.3 线程调度第35-37页
    3.4 SYS/BIOS动态内存分配第37-39页
        3.4.1 系统堆实现第37页
        3.4.2 SYS/BIOS堆的实现第37-39页
    3.5 多核处理模式第39-41页
        3.5.1 主从模式第39-40页
        3.5.2 数据流模式第40-41页
    3.6 多核同步方式第41-44页
    3.7 本章小结第44-45页
第四章 工程化实现方案第45-69页
    4.1 引言第45页
    4.2 代码实时性分析以及代码映射第45-53页
        4.2.1 各模块工程化实现流程第45-48页
        4.2.2 MD模块和QPGA模块多核改进第48-50页
        4.2.3 代码映射第50-53页
    4.3 数据传输流程第53-56页
        4.3.1 信号处理系统数据传输流程第53-55页
        4.3.2 信处板数据传输流程第55-56页
    4.4 DSP处理架构第56-64页
        4.4.1 任务模块第56-57页
        4.4.2 SYS/BIOS启动第57-58页
        4.4.3 初始化第58-59页
        4.4.4 SRIO数据和参数的传输第59-61页
        4.4.5 成像算法的运行第61-62页
        4.4.6 Hyperlink传输数据和参数第62-63页
        4.4.7 DSP2与DSP1之间的交互第63页
        4.4.8 DSP板2处理流程第63-64页
        4.4.9 DSP板3处理流程第64页
    4.5 代码优化第64-66页
        4.5.1 代码编写方法第64页
        4.5.2 代码优化方法第64-66页
    4.6 成像结果第66-68页
    4.7 本章小结第68-69页
第五章 总结与展望第69-71页
    5.1 本文工作总结第69-70页
    5.2 展望第70-71页
参考文献第71-75页
致谢第75-77页
作者简介第77-78页

论文共78页,点击 下载论文
上一篇:一种宽带跳码通信系统设计及基带FPGA实现
下一篇:基于分水岭的SAR图像分割方法研究