| 摘要 | 第1-10页 |
| ABSTRACT | 第10-11页 |
| 第一章 绪论 | 第11-16页 |
| ·课题研究背景 | 第11-12页 |
| ·模数转换器的研究现状 | 第12页 |
| ·Δ-∑调制器的发展与应用 | 第12-14页 |
| ·Δ-∑调制器的主要发展史 | 第12页 |
| ·Δ-∑调制器的主要应用 | 第12-13页 |
| ·Δ-∑调制器的研究现状 | 第13-14页 |
| ·论文的主要工作 | 第14页 |
| ·论文的结构安排 | 第14-16页 |
| 第二章 Δ-∑模数转换器的基本原理 | 第16-30页 |
| ·模数转换器基本概念 | 第16-18页 |
| ·过采样及噪声整形 | 第18-21页 |
| ·过采样 | 第19页 |
| ·噪声整形 | 第19-21页 |
| ·一阶Δ-∑调制器模型 | 第21-23页 |
| ·通用高阶Δ-∑调制器的结构 | 第23-24页 |
| ·主要的高阶Δ-∑调制器结构 | 第24-28页 |
| ·单环高阶Δ-∑调制器 | 第25-27页 |
| ·多环Δ-∑调制器 | 第27-28页 |
| ·多比特Δ-∑调制器 | 第28页 |
| ·本章小结 | 第28-30页 |
| 第三章 分时复用Δ-∑调制器 | 第30-40页 |
| ·典型的单环Δ-∑调制器 | 第30-32页 |
| ·分时复用Δ-∑调制器的行为级模型 | 第32-35页 |
| ·二阶分时复用Δ-∑调制器的电路结构 | 第35-38页 |
| ·高阶单环Δ-∑调制器中分时复用原理的应用 | 第38-39页 |
| ·本章小结 | 第39-40页 |
| 第四章 分时复用Δ-∑调制器与典型单环Δ-∑调制器的比较 | 第40-47页 |
| ·功耗 | 第40-41页 |
| ·对运放的要求 | 第41-42页 |
| ·噪声 | 第42-46页 |
| ·本章小结 | 第46-47页 |
| 第五章 分时复用Δ-∑调制器的电路实现 | 第47-61页 |
| ·时钟电路设计 | 第47-50页 |
| ·时钟产生电路的设计 | 第47-49页 |
| ·两相非重叠时钟产生电路的设计 | 第49-50页 |
| ·开关的选择 | 第50-52页 |
| ·比较器的设计 | 第52-53页 |
| ·带隙基准源的设计 | 第53-54页 |
| ·运放的设计 | 第54-58页 |
| ·运放结构的选择 | 第55-56页 |
| ·运放的设计 | 第56-58页 |
| ·整体仿真 | 第58-60页 |
| ·本章小结 | 第60-61页 |
| 第六章 结论与展望 | 第61-62页 |
| ·结论 | 第61页 |
| ·展望 | 第61-62页 |
| 致谢 | 第62-64页 |
| 参考文献 | 第64-67页 |
| 攻读硕士学位期间的学术成果 | 第67页 |
| 攻读硕士学位期间的学术成果 | 第67页 |