一种12位1MSps全差分SAR ADC的研究与设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 1 引言 | 第7-9页 |
| 2 SAR ADC结构的基本原理及参数指标 | 第9-18页 |
| ·比较器的基本理论 | 第10-13页 |
| ·比较器的性能指标和比较器的分类 | 第10-11页 |
| ·比较器的失调电压补偿 | 第11-13页 |
| ·DAC的结构原理 | 第13-16页 |
| ·电压标定型 | 第13-14页 |
| ·电荷标定型 | 第14页 |
| ·电流标定型 | 第14页 |
| ·电流舵型 | 第14-15页 |
| ·权电阻型 | 第15页 |
| ·R-2R称重型 | 第15-16页 |
| ·SAR的结构原理 | 第16-17页 |
| ·SAR ADC的主要性能参数 | 第17-18页 |
| 3 SAR ADC的结构设计 | 第18-27页 |
| ·系统基本原理 | 第18-20页 |
| ·DAC_SUB结构特点 | 第20-24页 |
| ·时间自调节比较器 | 第24-25页 |
| ·推导VCM抖动对SAR ADC电路的影响 | 第25-27页 |
| 4 SAR ADC模块电路的设计 | 第27-42页 |
| ·比较器设计 | 第27-33页 |
| ·开环增益级设计 | 第28-29页 |
| ·锁存器单元设计 | 第29-31页 |
| ·锁存器控制电路设计 | 第31-32页 |
| ·CLK_UP_DOWN电路设计 | 第32页 |
| ·RS触发器电路设计 | 第32-33页 |
| ·DAC设计 | 第33-39页 |
| ·DAC_main设计 | 第34-36页 |
| ·DAC_SUB设计 | 第36-37页 |
| ·SAR设计 | 第37-39页 |
| ·时序产生电路设计 | 第39-40页 |
| ·并行输出电路设计 | 第40-41页 |
| ·整体电路设计 | 第41-42页 |
| 5 版图设计和仿真及流片结果 | 第42-61页 |
| ·版图设计 | 第42-45页 |
| ·仿真结果 | 第45-58页 |
| ·流片测试结果 | 第58-61页 |
| 6 结论 | 第61-62页 |
| 参考文献 | 第62-66页 |
| 申请学位期间的研究成果及发表的学术论文 | 第66-67页 |
| 致谢 | 第67页 |