摘要 | 第1-6页 |
ABSTRACT | 第6-15页 |
第一章 绪论 | 第15-19页 |
·研究背景及现状 | 第15-17页 |
·课题来源和课题意义 | 第17页 |
·本文主要内容与贡献 | 第17页 |
·本文的组织结构 | 第17-19页 |
第二章 电路功耗分析以及 RNS 基本理论 | 第19-26页 |
·电路功耗 | 第19-20页 |
·余数系统的基本问题 | 第20-25页 |
·余数系统的定义 | 第20页 |
·余数系统与二进制系统之间的相互转换 | 第20-22页 |
·RNS 的数值缩放 | 第22-24页 |
·几个重要的性质 | 第24-25页 |
·余数系统的设计结构 | 第25页 |
·本章小结 | 第25-26页 |
第三章 基于 RNS 的 FFT 设计 | 第26-45页 |
·COOLEY-TUKEY FFT 算法介绍 | 第26-29页 |
·按时间抽取 Cooley-Tukey 的 FFT 算法 | 第26-28页 |
·按频率抽取 Cooley-Tukey 的 FFT 算法 | 第28-29页 |
·1024 点 FFT 的 TCS 结构设计 | 第29-30页 |
·1024 点 FFT 的 RNS 结构设计 | 第30-39页 |
·常用余数基的选择简介 | 第30-31页 |
·4 模 B2R 前向转换方法 | 第31-33页 |
·Dhurkadas/Piestrak 的 R2B 转换方法 | 第33-36页 |
·{2~n -1,2~n,2~n+1,2~(n11)-1}和{2~n-1,2~n,2~n+1,2~(n11)+1}的后向转换 | 第36-37页 |
·5 模基的前后向转换 | 第37-38页 |
·1024 点 FFT 的 4 模、5 模 RNS 设计 | 第38-39页 |
·仿真和验证环境 | 第39-40页 |
·结果分析 | 第40-43页 |
·本章小结 | 第43-45页 |
第四章 基于 RNS 的 VITERBI 译码器设计 | 第45-57页 |
·VB 译码器算法的基本原理 | 第45-47页 |
·VB 译码器的关键技术 | 第47-50页 |
·加比选模块 | 第47-48页 |
·新生路径存储单元及回溯译码 | 第48-49页 |
·数值归一化 | 第49-50页 |
·智能归一化 | 第50-51页 |
·基于 RNS 的 VITERBI 译码器设计 | 第51-54页 |
·模减法器 | 第53页 |
·符号检测 | 第53-54页 |
·结果分析 | 第54-56页 |
·本章小结 | 第56-57页 |
第五章 基于 RPR 的 RNS 系统结构设计 | 第57-72页 |
·常用电路错误容错技术 | 第57-59页 |
·RPR 算法介绍 | 第59-61页 |
·RPR-RNS 结构设计 | 第61-66页 |
·模乘法器 | 第65-66页 |
·数值缩放结构 | 第66页 |
·基于 RPR-RNS 的 48 阶 FIR 低通滤波器设计 | 第66-68页 |
·基于 RPR-RNS 的 FFT 设计 | 第68-69页 |
·结果分析 | 第69-71页 |
·本章小结 | 第71-72页 |
第六章 总结与展望 | 第72-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-78页 |
攻硕期间参与项目及研究成果 | 第78-79页 |