首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--半导体集成电路(固体电路)论文--场效应型论文

基于余数系统(RNS)的低功耗电路设计

摘要第1-6页
ABSTRACT第6-15页
第一章 绪论第15-19页
   ·研究背景及现状第15-17页
   ·课题来源和课题意义第17页
   ·本文主要内容与贡献第17页
   ·本文的组织结构第17-19页
第二章 电路功耗分析以及 RNS 基本理论第19-26页
   ·电路功耗第19-20页
   ·余数系统的基本问题第20-25页
     ·余数系统的定义第20页
     ·余数系统与二进制系统之间的相互转换第20-22页
     ·RNS 的数值缩放第22-24页
     ·几个重要的性质第24-25页
   ·余数系统的设计结构第25页
   ·本章小结第25-26页
第三章 基于 RNS 的 FFT 设计第26-45页
   ·COOLEY-TUKEY FFT 算法介绍第26-29页
     ·按时间抽取 Cooley-Tukey 的 FFT 算法第26-28页
     ·按频率抽取 Cooley-Tukey 的 FFT 算法第28-29页
   ·1024 点 FFT 的 TCS 结构设计第29-30页
   ·1024 点 FFT 的 RNS 结构设计第30-39页
     ·常用余数基的选择简介第30-31页
     ·4 模 B2R 前向转换方法第31-33页
     ·Dhurkadas/Piestrak 的 R2B 转换方法第33-36页
     ·{2~n -1,2~n,2~n+1,2~(n11)-1}和{2~n-1,2~n,2~n+1,2~(n11)+1}的后向转换第36-37页
     ·5 模基的前后向转换第37-38页
     ·1024 点 FFT 的 4 模、5 模 RNS 设计第38-39页
   ·仿真和验证环境第39-40页
   ·结果分析第40-43页
   ·本章小结第43-45页
第四章 基于 RNS 的 VITERBI 译码器设计第45-57页
   ·VB 译码器算法的基本原理第45-47页
   ·VB 译码器的关键技术第47-50页
     ·加比选模块第47-48页
     ·新生路径存储单元及回溯译码第48-49页
     ·数值归一化第49-50页
   ·智能归一化第50-51页
   ·基于 RNS 的 VITERBI 译码器设计第51-54页
     ·模减法器第53页
     ·符号检测第53-54页
   ·结果分析第54-56页
   ·本章小结第56-57页
第五章 基于 RPR 的 RNS 系统结构设计第57-72页
   ·常用电路错误容错技术第57-59页
   ·RPR 算法介绍第59-61页
   ·RPR-RNS 结构设计第61-66页
     ·模乘法器第65-66页
     ·数值缩放结构第66页
   ·基于 RPR-RNS 的 48 阶 FIR 低通滤波器设计第66-68页
   ·基于 RPR-RNS 的 FFT 设计第68-69页
   ·结果分析第69-71页
   ·本章小结第71-72页
第六章 总结与展望第72-74页
致谢第74-75页
参考文献第75-78页
攻硕期间参与项目及研究成果第78-79页

论文共79页,点击 下载论文
上一篇:微型声频定向扬声器相控阵聚焦研究
下一篇:多倍频YIG双阻带滤波器组件仿真设计技术研究