首页--工业技术论文--自动化技术、计算机技术论文--自动化技术及设备论文--自动化系统论文--数据处理、数据处理系统论文

基于FPGA的LVDS高速数据通信卡的设计与实现

摘要第1-5页
ABSTRACT第5-13页
第一章 绪论第13-16页
   ·选题的背景及意义第13-14页
   ·课题概述第14页
     ·通信卡的功能第14页
     ·通信卡的技术指标第14页
   ·论文的内容和结构第14-16页
第二章 系统相关背景技术介绍第16-28页
   ·LVDS 信号概述第16-19页
     ·LVDS 信号简介第16-17页
     ·LVDS 信号优点第17-19页
   ·PCI 总线概述第19-24页
     ·PCI 总线系统结构第19-20页
     ·PCI 总线信号定义第20-21页
     ·PCI 总线命令第21-22页
     ·PCI 总线配置空间第22-23页
     ·PCI 接口的实现第23-24页
   ·FPGA 应用概述第24-26页
     ·FPGA 介绍第24-25页
     ·FPGA 开发流程介绍第25-26页
   ·DDS 技术原理概述第26-27页
   ·小结第27-28页
第三章 数据通信卡的硬件设计第28-47页
   ·PCI 接口及其外围电路设计第28-34页
     ·PCI9054 芯片介绍第28-29页
     ·PCI9054 的工作模式第29-30页
     ·PCI9054 接口电路设计第30-34页
   ·SDRAM 及其外围电路设计第34-35页
   ·DDS 及其外围电路设计第35-37页
   ·LVDS 接口及其外围电路设计第37-38页
   ·FPGA 及其外围电路设计第38-43页
     ·FPGA 的 I/O 设计第38-39页
     ·FPGA 的 CLOCK 和 PLL 设计第39-41页
     ·FPGA 的配置设计第41-43页
     ·FPGA 的电源设计第43页
   ·电源及其他电路设计第43-44页
   ·数据通信卡的 PCB 设计第44-46页
   ·小结第46-47页
第四章 FPGA 内部结构与逻辑设计第47-69页
   ·LVDS 数据接收系统设计第47-59页
     ·LVDS 数据接收器第48-49页
     ·双口 RAM 串并转换第49-50页
     ·SDRAM 控制器第50-55页
     ·接收 FIFO 缓冲第55-56页
     ·LVDS 接收数据控制模块第56-59页
   ·LVDS 数据发送系统设计第59-64页
     ·发送 FIFO 缓冲第59页
     ·双口 RAM 并串转换第59-60页
     ·AD9851 控制器第60-62页
     ·LVDS 数据发送器第62-63页
     ·LVDS 发送数据控制模块第63-64页
   ·PCI 本地总线控制器模块设计第64-67页
   ·系统时钟及 PLL 设计第67-68页
   ·小结第68-69页
第五章 数据通信卡的软件设计第69-81页
   ·数据通信卡的驱动程序的开发第69-79页
     ·WDM 驱动程序的模型及层次结构第69-70页
     ·PCI 设备驱动程序例程第70-75页
     ·PCI 配置空间的访问第75-76页
     ·PCI9054 的 API 函数第76-78页
     ·PCI 驱动程序的安装第78-79页
   ·数据通信卡的应用程序的开发第79-80页
   ·小结第80-81页
第六章 总结与展望第81-82页
   ·论文的主要总结第81页
   ·对后续工作的展望第81-82页
参考文献第82-85页
致谢第85-86页
在学期间发表的论文第86页

论文共86页,点击 下载论文
上一篇:磁悬浮平衡装置的设计与控制算法的研究
下一篇:基于KNX协议的智能家居网关研究与实现