基于FPGA的LVDS高速数据通信卡的设计与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-13页 |
第一章 绪论 | 第13-16页 |
·选题的背景及意义 | 第13-14页 |
·课题概述 | 第14页 |
·通信卡的功能 | 第14页 |
·通信卡的技术指标 | 第14页 |
·论文的内容和结构 | 第14-16页 |
第二章 系统相关背景技术介绍 | 第16-28页 |
·LVDS 信号概述 | 第16-19页 |
·LVDS 信号简介 | 第16-17页 |
·LVDS 信号优点 | 第17-19页 |
·PCI 总线概述 | 第19-24页 |
·PCI 总线系统结构 | 第19-20页 |
·PCI 总线信号定义 | 第20-21页 |
·PCI 总线命令 | 第21-22页 |
·PCI 总线配置空间 | 第22-23页 |
·PCI 接口的实现 | 第23-24页 |
·FPGA 应用概述 | 第24-26页 |
·FPGA 介绍 | 第24-25页 |
·FPGA 开发流程介绍 | 第25-26页 |
·DDS 技术原理概述 | 第26-27页 |
·小结 | 第27-28页 |
第三章 数据通信卡的硬件设计 | 第28-47页 |
·PCI 接口及其外围电路设计 | 第28-34页 |
·PCI9054 芯片介绍 | 第28-29页 |
·PCI9054 的工作模式 | 第29-30页 |
·PCI9054 接口电路设计 | 第30-34页 |
·SDRAM 及其外围电路设计 | 第34-35页 |
·DDS 及其外围电路设计 | 第35-37页 |
·LVDS 接口及其外围电路设计 | 第37-38页 |
·FPGA 及其外围电路设计 | 第38-43页 |
·FPGA 的 I/O 设计 | 第38-39页 |
·FPGA 的 CLOCK 和 PLL 设计 | 第39-41页 |
·FPGA 的配置设计 | 第41-43页 |
·FPGA 的电源设计 | 第43页 |
·电源及其他电路设计 | 第43-44页 |
·数据通信卡的 PCB 设计 | 第44-46页 |
·小结 | 第46-47页 |
第四章 FPGA 内部结构与逻辑设计 | 第47-69页 |
·LVDS 数据接收系统设计 | 第47-59页 |
·LVDS 数据接收器 | 第48-49页 |
·双口 RAM 串并转换 | 第49-50页 |
·SDRAM 控制器 | 第50-55页 |
·接收 FIFO 缓冲 | 第55-56页 |
·LVDS 接收数据控制模块 | 第56-59页 |
·LVDS 数据发送系统设计 | 第59-64页 |
·发送 FIFO 缓冲 | 第59页 |
·双口 RAM 并串转换 | 第59-60页 |
·AD9851 控制器 | 第60-62页 |
·LVDS 数据发送器 | 第62-63页 |
·LVDS 发送数据控制模块 | 第63-64页 |
·PCI 本地总线控制器模块设计 | 第64-67页 |
·系统时钟及 PLL 设计 | 第67-68页 |
·小结 | 第68-69页 |
第五章 数据通信卡的软件设计 | 第69-81页 |
·数据通信卡的驱动程序的开发 | 第69-79页 |
·WDM 驱动程序的模型及层次结构 | 第69-70页 |
·PCI 设备驱动程序例程 | 第70-75页 |
·PCI 配置空间的访问 | 第75-76页 |
·PCI9054 的 API 函数 | 第76-78页 |
·PCI 驱动程序的安装 | 第78-79页 |
·数据通信卡的应用程序的开发 | 第79-80页 |
·小结 | 第80-81页 |
第六章 总结与展望 | 第81-82页 |
·论文的主要总结 | 第81页 |
·对后续工作的展望 | 第81-82页 |
参考文献 | 第82-85页 |
致谢 | 第85-86页 |
在学期间发表的论文 | 第86页 |