偶极子数字阵列声波测井仪的设计与实现--数据采集与处理模块设计
摘要 | 第1-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第6-9页 |
§1.1 课题的背景和意义 | 第6页 |
§1.2 课题的难度和可行性 | 第6-7页 |
§1.2.1 课题的难度 | 第6-7页 |
§1.2.2 课题的可行性 | 第7页 |
§1.3 本文研究内容 | 第7-9页 |
第二章 系统总体方案 | 第9-23页 |
§2.1 偶极子数字阵列声波测井仪的设计要求 | 第9-11页 |
§2.1.1 偶极子数字阵列声波测井仪的概述 | 第9-10页 |
§2.1.2 偶极子数字阵列声波测井仪的工作原理 | 第10页 |
§2.1.3 偶极子数字阵列声波测井仪的设计要求 | 第10-11页 |
§2.2 电子系统设计原则、方法和流程 | 第11-16页 |
§2.2.1 电子系统设计的基本原则 | 第12页 |
§2.2.2 电子系统的设计方法 | 第12-14页 |
§2.2.3 电子系统设计流程 | 第14-16页 |
§2.3 系统总体方案设计 | 第16-23页 |
§2.3.1 总体方案设计 | 第16-21页 |
§2.3.2 PCB结构设计 | 第21-23页 |
第三章 数据采集与处理模块硬件电路设计实现 | 第23-39页 |
§3.1 数据采集与处理模块硬件电路总体设计 | 第23-24页 |
§3.2 信号调理电路设计实现 | 第24-25页 |
§3.3 A/D电路的设计实现 | 第25-29页 |
§3.3.1 采样速率设置 | 第25页 |
§3.3.2 ADC芯片选择 | 第25-27页 |
§3.3.3 ADC转换模式设计 | 第27-29页 |
§3.4 DSP电路的设计实现 | 第29-35页 |
§3.4.1 自举加载设计 | 第29-31页 |
§3.4.2 DSP系统电路设计 | 第31-35页 |
§3.5 CPLD逻辑功能设计 | 第35-39页 |
§3.5.1 DSP与主DSP的通信 | 第35-37页 |
§3.5.2 DSP对ADC的控制逻辑设计 | 第37-38页 |
§3.5.3 DSP对存储器的控制逻辑设计 | 第38-39页 |
第四章 数据采集与处理模块软件设计实现 | 第39-47页 |
§4.1 自动增益控制算法的提出与实现 | 第39-40页 |
§4.1.1 自动增益控制需求的提出 | 第39页 |
§4.1.2 自动增益控制的实现 | 第39-40页 |
§4.2 数据压缩算法的提出与实现 | 第40-47页 |
§4.2.1 数据压缩需求的提出 | 第40-41页 |
§4.2.2 声波信号的特点和压缩方法的选择 | 第41-43页 |
§4.2.3 基于字典的压缩编码原理和实现 | 第43-45页 |
§4.2.3 压缩编码结果分析 | 第45-47页 |
第五章 调试及结果分析 | 第47-53页 |
§5.1 数据采集与处理模块的调试 | 第47-48页 |
§5.2 调试结果分析 | 第48-53页 |
第六章 结论 | 第53-54页 |
致谢 | 第54-55页 |
参考文献 | 第55-57页 |
附录 声波测井相关知识简介 | 第57-61页 |