UHF RFID读写器芯片接收链路模拟基带电路设计
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-15页 |
1.1 研究意义与背景 | 第9-11页 |
1.2 RFID读写器芯片国内外发展现状 | 第11-13页 |
1.3 论文的主要研究内容和章节安排 | 第13-15页 |
第二章 超高频RFID读写器接收链路 | 第15-19页 |
2.1 UHF RFID主流标准介绍 | 第15-16页 |
2.2 RFID接收机机构 | 第16-18页 |
2.2.1 RFID接收机介绍 | 第16-17页 |
2.2.2 接收机数字基带处理 | 第17-18页 |
2.3 本章小结 | 第18-19页 |
第三章 CMOS可变增益放大器的设计 | 第19-32页 |
3.1 可变增益放大器的结构和原理 | 第19-22页 |
3.1.1 闭环结构的VGA | 第20页 |
3.1.2 通过改变跨导实现增益可变 | 第20-22页 |
3.2 增益的线性dB变化的实现 | 第22-23页 |
3.3 PGA的设计指标 | 第23-24页 |
3.4 PGA核心模块放大器的设计 | 第24-26页 |
3.4.1 放大器设计 | 第24-26页 |
3.5 直流偏移消除电路 | 第26-28页 |
3.5.1 DCOC电路设计 | 第26-28页 |
3.5.2 DCOC电路仿真结果 | 第28页 |
3.6 电阻阵列的设计 | 第28-31页 |
3.7 本章小结 | 第31-32页 |
第四章 Σ-Δ ADC的理论研究 | 第32-42页 |
4.1 Σ-Δ ADC的基本原理介绍 | 第32-35页 |
4.2 Σ-Δ ADC芯片设计的指标和结构选择 | 第35-39页 |
4.3 Delsig编程仿真 | 第39-41页 |
4.4 本章小结 | 第41-42页 |
第五章 Σ-Δ ADC的电路设计 | 第42-60页 |
5.1 时钟电路的设计 | 第42-43页 |
5.2 积分器电路的设计 | 第43-46页 |
5.2.1 积分器的传输函数 | 第43-44页 |
5.2.2 积分器对放大器的增益要求 | 第44页 |
5.2.3 积分器对运算放大器的带宽要求 | 第44-46页 |
5.3 运算放大器的设计 | 第46-49页 |
5.3.1 放大器的结构选择 | 第46-47页 |
5.3.2 放大器的共模反馈 | 第47-49页 |
5.4 比较器的设计和Flash ADC的设计 | 第49-52页 |
5.4.1 比较器的设计 | 第50-51页 |
5.4.2 Flash ADC的设计 | 第51-52页 |
5.5 带隙基准电路 | 第52-57页 |
5.5.1 带隙基准原理 | 第53-54页 |
5.5.2 带隙基准电路设计 | 第54-55页 |
5.5.3 误差放大器的设计 | 第55-57页 |
5.6 Σ-Δ 调制器的整体电路 | 第57-59页 |
5.6.1 Σ-Δ调制器电路分析 | 第58-59页 |
5.7 本章小结 | 第59-60页 |
第六章 版图设计和整体电路仿真 | 第60-69页 |
6.1 版图设计规则 | 第60-61页 |
6.2 版图设计的技巧和注意事项 | 第61-64页 |
6.2.1 晶体管的对称 | 第61-62页 |
6.2.2 闩锁效应 | 第62-63页 |
6.2.3 天线效应 | 第63页 |
6.2.4 调制器版图 | 第63-64页 |
6.3 整体电路的仿真 | 第64-68页 |
6.4 本章小结 | 第68-69页 |
第七章 全文总结与展望 | 第69-71页 |
7.1 全文总结 | 第69-70页 |
7.2 后续工作展望 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-74页 |