摘要 | 第5-7页 |
abstract | 第7-8页 |
第一章 绪论 | 第18-23页 |
1.1 基于TDD-LTE的多用户专网通信系统的研究背景和意义 | 第18页 |
1.2 TDD-LTE物理层关键技术 | 第18-21页 |
1.3 论文的主要研究内容 | 第21-22页 |
1.4 论文的结构与内容安排 | 第22-23页 |
第二章 TDD-LTE多用户系统下行共享信道链路设计及仿真 | 第23-53页 |
2.1 TDD-LTE中多用户PDSCH信道基本框架 | 第23-29页 |
2.1.1 PDSCH承载的信息 | 第24页 |
2.1.2 多用户下行资源分配类型 | 第24-29页 |
2.2 TDD-LTE中多用户下行信道浮点仿真链路搭 | 第29-45页 |
2.2.1 多用户TDD-LTE基站侧总体设计与具体实现 | 第30-39页 |
2.2.2 多用户TDD-LTE用户侧总体设计与具体实现 | 第39-45页 |
2.3 数字仿真与分析 | 第45-52页 |
2.3.1 PDSCH在高斯信道下性能仿真及分析 | 第46-49页 |
2.3.2 PDSCH在瑞利信道下性能仿真及分析 | 第49-52页 |
2.4 本章小结 | 第52-53页 |
第三章 TDD-LTE多用户PDSCH实现关键技术研究 | 第53-74页 |
3.1 MAC层与物理层接口方案设计 | 第53-62页 |
3.1.1 基于SRIO接口物理实现方式 | 第53页 |
3.1.2 MAC层与物理层SRIO连通性测试 | 第53-55页 |
3.1.3 基于网口物理实现 | 第55页 |
3.1.4 MAC层与物理层网口连通性测试 | 第55-57页 |
3.1.5 采用SRIO口与网口进行数据交换的对比 | 第57页 |
3.1.6 物理层接口数据结构类型设计 | 第57-62页 |
3.2 FPGA与物理层接口方案设计 | 第62-64页 |
3.2.1 基站侧FPGA与DSP接口设计 | 第62-63页 |
3.2.2 用户侧FPGA与DSP接口设计 | 第63-64页 |
3.3 系统性能优化 | 第64-73页 |
3.3.1 定标方案的设计分析与优化 | 第64-67页 |
3.3.2 时间资源分配的分析与优化 | 第67-73页 |
3.4 本章小结 | 第73-74页 |
第四章 多用户TDD-LTE系统下行处理DSP实现 | 第74-98页 |
4.1 多核DSP芯片TMS320C6670概述 | 第74-75页 |
4.2 芯片存储空间的管理分配 | 第75-78页 |
4.2.1 DSP的存储空间映射、配置 | 第75-76页 |
4.2.2 DSP的缓存配置 | 第76-78页 |
4.3 协处理器的调用 | 第78-84页 |
4.3.1 不同点数下FFTC处理器调用及性能 | 第78-81页 |
4.3.2 不同定标下BCP处理器调用及性能分 | 第81-84页 |
4.4 基于多用户TDD-LTE下行链路DSP实现 | 第84-97页 |
4.4.1 下行链路发送端DSP实现 | 第84-93页 |
4.4.2 下行链路接收端DSP实现 | 第93-97页 |
4.5 本章小结 | 第97-98页 |
第五章 多用户TDD-LTE实验系统搭建与测试 | 第98-108页 |
5.1 定点DSP实现下行链路性能测试 | 第98-105页 |
5.1.1 高斯信道下DSP定点性能测试 | 第98-101页 |
5.1.2 瑞利信道下DSP定点系统性能测试 | 第101-105页 |
5.2 TDD-LTE专网宽带通信系统搭建 | 第105-107页 |
5.2.1 基于SRIO口搭建的专网通信系统 | 第105-106页 |
5.2.2 基于网口搭建专网通信系统 | 第106-107页 |
5.3 本章小结 | 第107-108页 |
第六章 总结与展望 | 第108-110页 |
6.1 本文主要工作及贡献 | 第108页 |
6.2 下一步工作建议及研究方向 | 第108-110页 |
致谢 | 第110-111页 |
参考文献 | 第111-113页 |
个人简历 | 第113页 |