首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信系统(传输系统)论文--跳频与扩展频谱通信系统论文--扩频通信论文

针对扩频通信的灵巧式干扰设计与实现

摘要第4-5页
abstract第5-6页
第一章 绪论第16-22页
    1.1 引言第16页
    1.2 课题研究背景第16-17页
    1.3 课题研究现状及发展趋势第17-20页
        1.3.1 扩频通信技术的发展第17-18页
        1.3.2 针对扩频通信的干扰技术的发展第18-20页
            1.3.2.1 压制式干扰第18-20页
            1.3.2.2 欺骗式干扰第20页
    1.4 本论文的结构安排第20-22页
第二章 针对IS-95系统的灵巧式干扰方案设计第22-39页
    2.1 需求分析第22-25页
        2.1.1 现有干扰方式利弊分析第22-24页
        2.1.2 针对不同信道干扰的可行性分析第24-25页
    2.2 灵巧式干扰总体方案设计第25-27页
    2.3 导频信道干扰方案设计第27-31页
        2.3.1 干扰方案发端链路设计第27-28页
        2.3.2 干扰原理分析第28-31页
    2.4 导频信道加同步信道干扰方案设计第31-33页
        2.4.1 干扰方案发端链路设计第31-33页
        2.4.2 干扰原理分析第33页
    2.5 干扰机同步第33-38页
    2.6 本章小结第38-39页
第三章 针对IS-95系统的灵巧式干扰的性能仿真第39-64页
    3.1 仿真链路架构第39-46页
        3.1.1 IS-95系统前向链路信息处理第40-42页
            3.1.1.1 同步信道卷积码第40-41页
            3.1.1.2 同步信道交织第41-42页
        3.1.2 通信接收机信息处理第42-46页
            3.1.2.1 最大比合并第42-44页
            3.1.2.2 信道估计第44-46页
            3.1.2.3 维特比译码第46页
    3.2 干扰性能仿真分析第46-61页
        3.2.1 无干扰条件下系统性能仿真分析第47页
        3.2.2 导频信道干扰仿真分析第47-51页
            3.2.2.1 不同偏置导频信道干扰仿真分析第48-49页
            3.2.2.2 不同信干比导频信道干扰仿真分析第49-51页
            3.2.2.3 导频信道干扰下信道估计MSE仿真分析第51页
        3.2.3 导频信道加同步信道干扰仿真分析第51-59页
            3.2.3.1 偏置码片数为0的导频信道加同步信道干扰仿真分析第52-54页
            3.2.3.2 偏置码片数为3的导频信道加同步信道干扰仿真分析第54-55页
            3.2.3.3 偏置码片数为5的导频信道加同步信道干扰仿真分析第55-57页
            3.2.3.4 偏置码片数为7的导频信道加同步信道干扰仿真分析第57-58页
            3.2.3.5 不同信干比下导频信道加同步信道干扰仿真分析第58-59页
        3.2.4 灵巧式干扰与大功率压制式干扰性能对比第59-61页
    3.3 干扰机同步概率仿真分析第61-62页
    3.4 本章小结第62-64页
第四章 针对IS-95系统的灵巧式干扰实现方案第64-94页
    4.1 干扰板简介第64-65页
    4.2 干扰实现方案系统构成第65-66页
    4.3 干扰单元FPGA实现第66-85页
        4.3.1 预处理模块第66-69页
            4.3.1.1 8 倍上采滤波器模块第67-68页
            4.3.1.2 25 倍下采滤波器模块第68页
            4.3.1.3 根升余弦滤波器模块第68-69页
        4.3.2 同步模块第69-81页
            4.3.2.1 串并转换模块第69-70页
            4.3.2.2 滑动相关模块第70-73页
            4.3.2.3 求平方和模块第73-74页
            4.3.2.4 门限计算模块第74-77页
            4.3.2.5 峰值定位模块第77-79页
            4.3.2.6 同步调整模块第79-80页
            4.3.2.7 基站区分模块第80页
            4.3.2.8 同步性能定点仿真测试第80-81页
        4.3.3 干扰发送模块第81-85页
            4.3.3.1 干扰序列生成模块第81-82页
            4.3.3.2 脉冲成型模块第82-83页
            4.3.3.3 25 倍上采和8倍下采模块第83-85页
    4.4 外围模块设计第85-93页
        4.4.1 AD9361数据接口模块第85-87页
        4.4.2 AD9361管理模块第87-92页
            4.4.2.1 AD9361寄存器配置模块第87-88页
            4.4.2.2 AD9361寄存器校准模块第88-90页
            4.4.2.3 AD9361ENSM状态控制模块第90-91页
            4.4.2.4 SPI接口模块第91-92页
        4.4.3 时钟和复位管理模块第92-93页
    4.5 本章小结第93-94页
第五章 结束语第94-96页
    5.1 全文总结及主要贡献第94页
    5.2 对未来工作的展望第94-96页
致谢第96-97页
参考文献第97-100页
个人简历及攻读硕士学位期间取得的研究成果第100页

论文共100页,点击 下载论文
上一篇:基于TDD-LTE的多用户下行共享信道研究与实现
下一篇:多层介质基板超宽带天线的研究与实现