摘要 | 第4-5页 |
abstract | 第5-6页 |
第一章 绪论 | 第16-22页 |
1.1 引言 | 第16页 |
1.2 课题研究背景 | 第16-17页 |
1.3 课题研究现状及发展趋势 | 第17-20页 |
1.3.1 扩频通信技术的发展 | 第17-18页 |
1.3.2 针对扩频通信的干扰技术的发展 | 第18-20页 |
1.3.2.1 压制式干扰 | 第18-20页 |
1.3.2.2 欺骗式干扰 | 第20页 |
1.4 本论文的结构安排 | 第20-22页 |
第二章 针对IS-95系统的灵巧式干扰方案设计 | 第22-39页 |
2.1 需求分析 | 第22-25页 |
2.1.1 现有干扰方式利弊分析 | 第22-24页 |
2.1.2 针对不同信道干扰的可行性分析 | 第24-25页 |
2.2 灵巧式干扰总体方案设计 | 第25-27页 |
2.3 导频信道干扰方案设计 | 第27-31页 |
2.3.1 干扰方案发端链路设计 | 第27-28页 |
2.3.2 干扰原理分析 | 第28-31页 |
2.4 导频信道加同步信道干扰方案设计 | 第31-33页 |
2.4.1 干扰方案发端链路设计 | 第31-33页 |
2.4.2 干扰原理分析 | 第33页 |
2.5 干扰机同步 | 第33-38页 |
2.6 本章小结 | 第38-39页 |
第三章 针对IS-95系统的灵巧式干扰的性能仿真 | 第39-64页 |
3.1 仿真链路架构 | 第39-46页 |
3.1.1 IS-95系统前向链路信息处理 | 第40-42页 |
3.1.1.1 同步信道卷积码 | 第40-41页 |
3.1.1.2 同步信道交织 | 第41-42页 |
3.1.2 通信接收机信息处理 | 第42-46页 |
3.1.2.1 最大比合并 | 第42-44页 |
3.1.2.2 信道估计 | 第44-46页 |
3.1.2.3 维特比译码 | 第46页 |
3.2 干扰性能仿真分析 | 第46-61页 |
3.2.1 无干扰条件下系统性能仿真分析 | 第47页 |
3.2.2 导频信道干扰仿真分析 | 第47-51页 |
3.2.2.1 不同偏置导频信道干扰仿真分析 | 第48-49页 |
3.2.2.2 不同信干比导频信道干扰仿真分析 | 第49-51页 |
3.2.2.3 导频信道干扰下信道估计MSE仿真分析 | 第51页 |
3.2.3 导频信道加同步信道干扰仿真分析 | 第51-59页 |
3.2.3.1 偏置码片数为0的导频信道加同步信道干扰仿真分析 | 第52-54页 |
3.2.3.2 偏置码片数为3的导频信道加同步信道干扰仿真分析 | 第54-55页 |
3.2.3.3 偏置码片数为5的导频信道加同步信道干扰仿真分析 | 第55-57页 |
3.2.3.4 偏置码片数为7的导频信道加同步信道干扰仿真分析 | 第57-58页 |
3.2.3.5 不同信干比下导频信道加同步信道干扰仿真分析 | 第58-59页 |
3.2.4 灵巧式干扰与大功率压制式干扰性能对比 | 第59-61页 |
3.3 干扰机同步概率仿真分析 | 第61-62页 |
3.4 本章小结 | 第62-64页 |
第四章 针对IS-95系统的灵巧式干扰实现方案 | 第64-94页 |
4.1 干扰板简介 | 第64-65页 |
4.2 干扰实现方案系统构成 | 第65-66页 |
4.3 干扰单元FPGA实现 | 第66-85页 |
4.3.1 预处理模块 | 第66-69页 |
4.3.1.1 8 倍上采滤波器模块 | 第67-68页 |
4.3.1.2 25 倍下采滤波器模块 | 第68页 |
4.3.1.3 根升余弦滤波器模块 | 第68-69页 |
4.3.2 同步模块 | 第69-81页 |
4.3.2.1 串并转换模块 | 第69-70页 |
4.3.2.2 滑动相关模块 | 第70-73页 |
4.3.2.3 求平方和模块 | 第73-74页 |
4.3.2.4 门限计算模块 | 第74-77页 |
4.3.2.5 峰值定位模块 | 第77-79页 |
4.3.2.6 同步调整模块 | 第79-80页 |
4.3.2.7 基站区分模块 | 第80页 |
4.3.2.8 同步性能定点仿真测试 | 第80-81页 |
4.3.3 干扰发送模块 | 第81-85页 |
4.3.3.1 干扰序列生成模块 | 第81-82页 |
4.3.3.2 脉冲成型模块 | 第82-83页 |
4.3.3.3 25 倍上采和8倍下采模块 | 第83-85页 |
4.4 外围模块设计 | 第85-93页 |
4.4.1 AD9361数据接口模块 | 第85-87页 |
4.4.2 AD9361管理模块 | 第87-92页 |
4.4.2.1 AD9361寄存器配置模块 | 第87-88页 |
4.4.2.2 AD9361寄存器校准模块 | 第88-90页 |
4.4.2.3 AD9361ENSM状态控制模块 | 第90-91页 |
4.4.2.4 SPI接口模块 | 第91-92页 |
4.4.3 时钟和复位管理模块 | 第92-93页 |
4.5 本章小结 | 第93-94页 |
第五章 结束语 | 第94-96页 |
5.1 全文总结及主要贡献 | 第94页 |
5.2 对未来工作的展望 | 第94-96页 |
致谢 | 第96-97页 |
参考文献 | 第97-100页 |
个人简历及攻读硕士学位期间取得的研究成果 | 第100页 |