跳频通信系统中动态时隙接入与网络同步技术研究及实现
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第10-14页 |
1.1 课题研究背景 | 第10-11页 |
1.1.1 研究背景 | 第10-11页 |
1.1.2 选题意义 | 第11页 |
1.2 主要的研究工作 | 第11-12页 |
1.3 论文的主要研究成果 | 第12页 |
1.4 论文的组织结构 | 第12-14页 |
第二章 相关研究综述 | 第14-18页 |
2.1 课题研究基础概述 | 第14页 |
2.2 时间同步 | 第14-15页 |
2.2.1 GPS校时方式 | 第14-15页 |
2.2.2 RTT校时方式 | 第15页 |
2.3 组网方式 | 第15-18页 |
2.3.1 Link16数据链中的多址接入方式 | 第15-16页 |
2.3.2 网络中的多址接入方式 | 第16-18页 |
第三章 跳频通信系统的网络结构与硬件平台设计 | 第18-27页 |
3.1 跳频通信系统设计 | 第18-20页 |
3.1.1 管理决策终端 | 第18-19页 |
3.1.2 通信终端 | 第19-20页 |
3.1.3 感知终端 | 第20页 |
3.2 跳频通信系统终端设计 | 第20-23页 |
3.2.1 ARM处理器(网络层) | 第21页 |
3.2.2 DSP处理器(链路层) | 第21-22页 |
3.2.3 FPGA处理器(物理层) | 第22页 |
3.2.4 对外接口部分 | 第22-23页 |
3.2.5 储存介质部分 | 第23页 |
3.3 3.3DSP主要功能设计与实现 | 第23-27页 |
3.3.1 数据的基带处理 | 第23-26页 |
3.3.2 动态时分多址协议设计与实现 | 第26-27页 |
第四章 对于原有系统的改进 | 第27-39页 |
4.1 底层驱动接口设计 | 第27-32页 |
4.1.1 McASP接口设计 | 第27-29页 |
4.1.2 SPI接口设计 | 第29-30页 |
4.1.3 系统中断设计 | 第30-32页 |
4.2 DSP与FPGA信息交互方式改进 | 第32-33页 |
4.2.1 原有过程及存在问题 | 第32页 |
4.2.2 改进过程及可行性分析 | 第32页 |
4.2.3 在跳频通信系统中的实现 | 第32-33页 |
4.2.4 改进后的性能的提升 | 第33页 |
4.3 RTT算法 | 第33-38页 |
4.3.1 RTT算法 | 第34页 |
4.3.2 RTT算法规划 | 第34-36页 |
4.3.3 在跳频通信系统中的实现 | 第36-37页 |
4.3.4 RTT精度分析 | 第37-38页 |
4.4 频谱感知终端设计与实现 | 第38-39页 |
第五章 一种新型动态时分多址协议的设计 | 第39-49页 |
5.1 网络结构与通信帧结构设计 | 第39-40页 |
5.1.1 接入网的结构设计 | 第39-40页 |
5.1.2 中继网的结构设计 | 第40页 |
5.2 网内通信帧设计 | 第40-45页 |
5.2.1 业务需求分析 | 第40页 |
5.2.2 帧结构设计 | 第40-42页 |
5.2.3 排队算法的设计 | 第42-43页 |
5.2.4 退避算法的设计 | 第43-45页 |
5.3 网间通信帧设计 | 第45-48页 |
5.3.1 FPRP协议帧结构 | 第46页 |
5.3.2 预约过程 | 第46-48页 |
5.4 时帧复用方式设计 | 第48页 |
5.5 系统健壮性设计 | 第48-49页 |
第六章 时分多址协议的仿真与实现 | 第49-61页 |
6.1 基于OPNET的协议仿真 | 第49-55页 |
6.1.1 节点模型设计 | 第49-50页 |
6.1.2 节点链路层进程模型设计 | 第50-52页 |
6.1.3 仿真结果与结论 | 第52-55页 |
6.2 排队算法在跳频通信系统中的实现 | 第55-57页 |
6.2.1 消息格式 | 第55-56页 |
6.2.2 实现方法 | 第56-57页 |
6.3 FPRP协议在跳频通信系统中的实现 | 第57-61页 |
6.3.1 传输时帧的设置 | 第57页 |
6.3.2 发送消息的格式 | 第57-59页 |
6.3.3 实现方法 | 第59-61页 |
第七章 总结与展望 | 第61-62页 |
7.1 论文总结 | 第61页 |
7.2 进一步的研究工作 | 第61-62页 |
参考文献 | 第62-63页 |
致谢 | 第63-64页 |
攻读学位期间发表或已录用的学术论文 | 第64页 |