首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--数据通信网论文

Link11数据链组网研究及链路终端实现

摘要第4-6页
ABSTRACT第6-7页
第一章 绪论第10-19页
    1.1 数据链概述第10-11页
        1.1.1 数据链简介第10页
        1.1.2 数据链的基本特征第10-11页
    1.2. 数据链发展历程第11-16页
        1.2.1 Link4数据链第12-13页
        1.2.2 Link11数据链第13-15页
        1.2.3 Link16数据链第15页
        1.2.4 Link22数据链第15-16页
    1.3 背景研究和意义第16-17页
        1.3.1 研究背景第16-17页
        1.3.2 Link11的研究意义第17页
    1.4. 论文结构第17-19页
第二章 Link11数据链终端关键技术第19-26页
    2.1 Link11终端工作流程及消息格式介绍第19-21页
    2.2 Link11的轮询机制第21-23页
    2.3 调制技术第23-24页
    2.4 可靠性技术第24-26页
第三章 硬件平台、操作系统及扩展协议研究第26-37页
    3.1 硬件平台的选取第26-30页
        3.1.1 三星S3C2440A简介第26-27页
        3.1.2 三星S3C2440A的启动模式第27-28页
        3.1.3 三星S3C2440的存储器管理机制第28-29页
        3.1.4 硬件平台的选择缘由第29-30页
    3.2 操作系统及协议选择第30-33页
        3.2.1 μC/OS-Ⅱ操作系统的工作原理第30-33页
    3.3 LWIP协议第33-35页
        3.3.1 LWIP的分层模型第33页
        3.3.2 操作系统模拟层第33页
        3.3.3 内存管理机制第33-34页
        3.3.4 IP处理第34页
        3.3.5 ICMP处理第34页
        3.3.6 UDP处理第34-35页
    3.4 Fatfs第35-37页
第四章 平台搭建第37-46页
    4.1 μC/OS-Ⅱ在S3C2440上的移植第37-40页
        4.1.1 移植所需要修改的部分第37-40页
    4.2 μC/OS-Ⅱ+LWIP(DM900)移植第40-42页
        4.2.1 基于μC/OS-Ⅱ的LWIP移植第40-42页
    4.3 fatfs移植第42-43页
    4.4 键盘驱动第43-44页
    4.5 平台搭建中遇到的问题以及解决办法第44-46页
第五章 Link11终端组网中的数据传输抗干扰设计第46-57页
    5.1 Link11数据链8psk调制第46页
    5.2 Link11数据链组网中的信道模型:离散时间信道第46-48页
    5.3 数据引导估计(DDE算法)第48-57页
第六章 Link11终端的可靠性设计第57-64页
    6.1 差错控制编码概述第57页
    6.2 卷积编码第57-60页
    6.3 咬尾卷积编码的译码第60-61页
        6.3.1 WAVA译码第60-61页
        6.3.2 BVA译码第61页
    6.4 CRC校验第61-62页
    6.5 格雷映射第62页
    6.6 块交织第62-64页
第七章 工作总结及展望第64-66页
    7.1 工作总结第64页
    7.2 工作展望第64-66页
参考文献第66-68页
致谢第68-69页
攻读学位期间发表的学术论文目录第69页

论文共69页,点击 下载论文
上一篇:SC-FDE通信系统中LDPC编译码技术研究及FPGA实现
下一篇:跳频通信系统中动态时隙接入与网络同步技术研究及实现