嵌入式多核架构JPEG编码优化与实现
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第8-13页 |
1.1 引言 | 第8页 |
1.2 论文研究背景 | 第8-10页 |
1.2.1 图像编码技术发展背景 | 第8-9页 |
1.2.2 多核嵌入式平台发展背景 | 第9-10页 |
1.3 本文研究内容国内外发展现状 | 第10页 |
1.4 本文主要研究内容以及基本结构 | 第10-11页 |
1.4.1 本文研究内容 | 第10-11页 |
1.4.2 本文基本结构 | 第11页 |
1.5 符号说明 | 第11-13页 |
第二章 JPEG图像编码基础理论 | 第13-21页 |
2.1 引言 | 第13页 |
2.2 JPEG压缩算法 | 第13-18页 |
2.2.1 颜色空间转换与采样 | 第14页 |
2.2.2 FDCT变换 | 第14页 |
2.2.3 量化 | 第14-15页 |
2.2.4 熵编码 | 第15-18页 |
2.3 JPEG数据格式 | 第18-19页 |
2.3.1 参数 | 第19页 |
2.3.2 标记 | 第19页 |
2.3.3 标记段 | 第19页 |
2.3.4 熵编码段 | 第19页 |
2.4 本章小结 | 第19-21页 |
第三章 嵌入式多核架构与并行编程 | 第21-28页 |
3.1 引言 | 第21页 |
3.2 嵌入式多核处理器硬件结构 | 第21-24页 |
3.2.1 同构多核处理器 | 第21-23页 |
3.2.2 异构多核架构 | 第23-24页 |
3.3 共享内存并行编程模型 | 第24-26页 |
3.4 并行化评价指标 | 第26-27页 |
3.5 本章小结 | 第27-28页 |
第四章 嵌入式多核平台JPEG编码的实现与优化 | 第28-51页 |
4.1 多核编码总体框架及可行性分析 | 第28-32页 |
4.1.1 总体并行编码框架 | 第28-29页 |
4.1.2 分割融合并行算法基本原理 | 第29-32页 |
4.2 并行编码各模块的实现 | 第32-50页 |
4.2.1 BMP位图预处理模块 | 第32-33页 |
4.2.2 数据分割模块 | 第33-35页 |
4.2.3 JPEG编码模块 | 第35-45页 |
4.2.4 子图融合算法模块 | 第45-50页 |
4.3 本章小结 | 第50-51页 |
第五章 实验结果与数据分析 | 第51-60页 |
5.1 实验环境及方法 | 第51-52页 |
5.1.1 硬件平台 | 第51-52页 |
5.1.2 软件平台 | 第52页 |
5.1.3 测试输入 | 第52页 |
5.2 实例数据分析 | 第52-58页 |
5.2.1 JPEG编码器性能测试 | 第52-56页 |
5.2.2 多核并行编码性能测试 | 第56-58页 |
5.3 本章小结 | 第58-60页 |
第六章 总结与展望 | 第60-63页 |
6.1 总结 | 第60页 |
6.2 展望 | 第60-63页 |
参考文献 | 第63-65页 |
作者简介及在学期间所取得的科研成果 | 第65-66页 |
致谢 | 第66页 |