首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

面向瞬时故障的片上网络容错机制研究

摘要第1-5页
ABSTRACT第5-11页
第一章 绪论第11-17页
   ·片上网络的提出第11-12页
   ·片上网络的故障分类第12页
   ·片上网络容错研究第12-13页
   ·国内外研究现状第13-15页
     ·国外相关研究第13-14页
     ·国内相关研究第14-15页
   ·选题背景与研究内容第15-16页
     ·选题背景第15页
     ·研究内容第15-16页
   ·论文的组织结构第16-17页
第二章 片上网络容错机制研究的关键技术与基础第17-24页
   ·拓扑结构第17-18页
   ·路由算法第18-19页
   ·交换机制第19-20页
   ·容错机制第20-22页
     ·基于检错纠错编码的重传机制第20-22页
     ·随机通信机制第22页
   ·容错机制的性能评价指标第22-24页
第三章 片上网络瞬时故障容错算法性能评估第24-34页
   ·片上网络检错重传算法第24-28页
     ·可靠性传输算法第24-25页
     ·低延迟的可靠性传输算法第25-26页
     ·端到端随机路由算法第26-28页
   ·算法理论分析基础第28-29页
     ·片上网络延时模型第28页
     ·片上网络功耗模型第28-29页
   ·算法性能分析比较第29-34页
     ·延时分析第29-31页
     ·功耗分析第31-34页
第四章 基于双缓冲和 XYX 路由的检错重传机制第34-41页
   ·设计思想第34-35页
   ·算法描述第35-38页
   ·算法理论分析研究第38-41页
     ·延时分析第39页
     ·功耗分析第39-41页
第五章 基于检错重传的容错路由器的设计与分析第41-67页
   ·基于检错重传的容错路由器的系统级设计与仿真第41-53页
     ·数据包结构第41-42页
     ·路由器模块设计第42-47页
     ·功能验证第47-49页
     ·仿真分析比较第49-53页
   ·容错路由器的 RTL 级设计与实现第53-62页
     ·路由器模块的划分第53-54页
     ·端口控制器第54-55页
     ·数据缓冲区第55-56页
     ·组/解包控制器第56-57页
     ·编/解码控制器第57-58页
     ·状态控制器第58-60页
     ·路由计算模块第60-61页
     ·仲裁器第61页
     ·交换开关第61-62页
   ·容错路由器的验证与分析第62-67页
     ·功能验证第62-64页
     ·性能与开销分析第64-67页
第六章 总结与展望第67-68页
参考文献第68-71页
致谢第71-72页
在学期间的研究成果及发表的论文第72页

论文共72页,点击 下载论文
上一篇:复用NoC结构的嵌入式IP核测试研究
下一篇:基于FPGA的H.264视频压缩编码系统研究与实现