基于PLD的微控制器外围接口芯片的研究与设计
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-13页 |
·课题的研究背景 | 第9-11页 |
·微控制器国内外发展现状 | 第9-10页 |
·微控制器外围接口芯片发展现状 | 第10-11页 |
·课题的研究意义 | 第11-12页 |
·论文的研究内容 | 第12-13页 |
第二章 微控制器外围接口芯片设计方案 | 第13-28页 |
·微控制器外围接口芯片的功能介绍 | 第13-14页 |
·微控制器外围接口芯片的系统框图 | 第14-17页 |
·PLD 模块的设计方案 | 第17-21页 |
·DPLD 模块设计方案 | 第18-19页 |
·PPLD 模块设计方案 | 第19-20页 |
·GPLD 模块设计方案 | 第20-21页 |
·可编程 I/O 模块的设计方案 | 第21-25页 |
·微控制器外围接口芯片的低功耗设计方案 | 第25-28页 |
第三章 PLD 模块设计 | 第28-44页 |
·PLD 工作原理 | 第28-29页 |
·PLD 总体结构 | 第29-30页 |
·输入 BUFFER 模块设计 | 第30-31页 |
·OTP 与SRAM 模块设计 | 第31-34页 |
·PLD 控制模块设计 | 第34-41页 |
·状态机模块 | 第35-38页 |
·地址产生器模块 | 第38-40页 |
·时钟发生器模块 | 第40页 |
·地址译码模块和数据控制模块 | 第40-41页 |
·宏单元模块设计 | 第41-44页 |
第四章 可编程 I/O 设计 | 第44-59页 |
·PORT A I/O 模块设计 | 第46-51页 |
·寄存器模块 | 第48-49页 |
·DATA CHANNEL模块 | 第49页 |
·数据输出MUX 模块 | 第49-50页 |
·输出控制模块 | 第50页 |
·地址锁存模块 | 第50-51页 |
·PORT B I/O 模块设计 | 第51页 |
·PORT C I/O 模块设计 | 第51-53页 |
·PORT D I/O 模块设计 | 第53页 |
·PORT E I/O 模块设计 | 第53-55页 |
·ADIO I/O 模块设计 | 第55页 |
·RD 模块设计 | 第55-56页 |
·WR 模块设计 | 第56-57页 |
·CSI 模块设计 | 第57页 |
·RESET 模块设计 | 第57-58页 |
·CLKIN 模块设计 | 第58-59页 |
第五章 微控制器外围接口芯片的低功耗设计 | 第59-63页 |
·电源管理模块 | 第59-61页 |
·OTP 和SRAM 模块的低功耗管理 | 第61-62页 |
·PLD 模块的低功耗管理 | 第62-63页 |
第六章 微控制器外围接口芯片的仿真验证 | 第63-85页 |
·模块仿真验证 | 第63-82页 |
·PLD 模块的仿真验证 | 第63-73页 |
·I/O 模块的仿真验证 | 第73-82页 |
·全电路数字仿真验证 | 第82-85页 |
第七章 微控制器外围接口芯片的应用设计 | 第85-94页 |
·微控制器外围接口芯片与微控制器的总线接口连接 | 第85-89页 |
·总线控制信号 | 第85-87页 |
·总线接口连接框图 | 第87-89页 |
·总线接口连接实例 | 第89页 |
·PSDSOFT EXPRESS 软件的使用介绍 | 第89-94页 |
第八章 总结 | 第94-96页 |
·本论文研究总结 | 第94-95页 |
·前景展望 | 第95-96页 |
致谢 | 第96-97页 |
参考文献 | 第97-99页 |
攻硕期间取得的研究成果 | 第99-100页 |