基于PCI总线的声纳目标模拟系统研究
摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-8页 |
第一章 绪论 | 第8-11页 |
·工程应用背景及研究意义 | 第8-9页 |
·论文的主要工作及结构安排 | 第9-11页 |
·研究内容 | 第9-10页 |
·结构安排 | 第10-11页 |
第二章 目标模拟系统设计的理论基础 | 第11-23页 |
·引言 | 第11页 |
·声纳系统的工作原理 | 第11-15页 |
·一般声纳系统工作原理 | 第11-12页 |
·某型声纳系统的工作原理 | 第12-15页 |
·目标模拟系统的概念及一般结构 | 第15-17页 |
·目标模拟系统的概念 | 第15页 |
·目标模拟系统的一般结构 | 第15-17页 |
·目标模拟系统的主要功能 | 第17页 |
·目标模拟系统的仿真模型 | 第17-22页 |
·目标轨迹算法 | 第18-21页 |
·仿真回波算法 | 第21-22页 |
·海噪声的生成算法 | 第22页 |
·本章小结 | 第22-23页 |
第三章 模拟系统的技术指标及设计方案 | 第23-31页 |
·引言 | 第23页 |
·主要技术指标介绍 | 第23-25页 |
·系统设计方案 | 第25-29页 |
·设计方案 | 第25-26页 |
·设计方案硬件分析 | 第26-28页 |
·设计方案软件分析 | 第28-29页 |
·方案的性能分析 | 第29-30页 |
·本章小结 | 第30-31页 |
第四章 系统的硬件设计与实现 | 第31-53页 |
·引言 | 第31页 |
·PCI总线简述 | 第31-34页 |
·PCI总线的特点 | 第31-32页 |
·PCI总线的信号定义 | 第32-33页 |
·PCI总线命令 | 第33-34页 |
·系统硬件原理及组成 | 第34-36页 |
·PCI总线接口芯片S5933 | 第36-42页 |
·S5933综述 | 第36-37页 |
·S5933的信号描述 | 第37-40页 |
·S5933的数据传输方式 | 第40-42页 |
·基于S5933的接口电路设计 | 第42-45页 |
·使用S5933的PCI接口初始化 | 第43-44页 |
·S5933的FIFO通道的DMA操作 | 第44-45页 |
·部分PCI寄存器的设置 | 第45页 |
·可编程逻辑芯片EPM7128STC100-10 | 第45-48页 |
·EPM7128的电路设计 | 第46-47页 |
·EPM7128的编程步骤 | 第47-48页 |
·外扩FIFO CY7C4275 | 第48-50页 |
·CY7C4275简述 | 第48-49页 |
·CY7C4275引脚说明 | 第49-50页 |
·驱动放大电路 | 第50-51页 |
·PCB板的绘制要点 | 第51页 |
·硬件设计结果评估 | 第51-52页 |
·本章小结 | 第52-53页 |
第五章 系统的软件设计与实现 | 第53-70页 |
·引言 | 第53页 |
·PCI设备驱动程序的软件设计 | 第53-61页 |
·PCI驱动程序开发的一般方法 | 第53-54页 |
·PCI驱动程序开发所涉及的内容 | 第54-55页 |
·驱动程序开发工具WinDriver | 第55-56页 |
·使用WinDriver开发设备驱动程序的方法 | 第56-58页 |
·PCI数据处理板的驱动程序设计 | 第58-61页 |
·可编程逻辑器件的软件设计 | 第61-64页 |
·MAX+PLUSⅡ的功能与特点 | 第61-62页 |
·用MAX+PLUSⅡ软件系统设计逻辑电路的方法 | 第62-63页 |
·EPM7128STC100-10的逻辑电路设计 | 第63-64页 |
·系统应用软件设计 | 第64-68页 |
·系统应用软件的结构设计 | 第64-66页 |
·系统应用软件的界面设计 | 第66-68页 |
·仿真信号算法计算机实现的技巧 | 第68页 |
·软件设计结果评估 | 第68-69页 |
·本章小结 | 第69-70页 |
第六章 系统调试 | 第70-79页 |
·引言 | 第70页 |
·系统硬件部分调试 | 第70-73页 |
·系统软件部分调试 | 第73-75页 |
·系统软硬件联调 | 第75-76页 |
·系统调试中出现的问题及解决办法 | 第76-77页 |
·系统完成情况总结 | 第77-78页 |
·本章小结 | 第78-79页 |
第七章 结论与展望 | 第79-81页 |
·全文总结 | 第79-80页 |
·下一步工作及展望 | 第80-81页 |
参考文献 | 第81-84页 |
发表论文和参加科研情况说明 | 第84-85页 |
致谢 | 第85-86页 |
附录1 系统硬件原理电路图 | 第86-87页 |
附录2 系统时序逻辑电路 | 第87-88页 |
附录3 FIFO交替读写逻辑控制图 | 第88-89页 |
西北工业大学 学位论文知识产权声明书 | 第89页 |
西北工业大学学位论文原创性声明 | 第89页 |